PatentDB.ru — поиск по патентным документам

ИЛЬЧЕНКО СЕРГЕЙ ГРИГОРЬЕВИЧ

Изобретатель ИЛЬЧЕНКО СЕРГЕЙ ГРИГОРЬЕВИЧ является автором следующих патентов:

@ - @ -триггер

@ - @ -триггер

  RS-ТРИГГЕР наМДП-транзисторах, содержащий в прямом и инверсном плечах нагрузочный Элемент, включенный между шиной питания и вькодной шиной, и два логических транзистора, причем у первого логического.транзистора , включенного между выходной и общей шинами, затвор подключен к Лзоответствующей шине входных сигналов, а у второгвЯогйЧеского транзистора, сток которого подключен к выход...

1034154

@ -триггер

@ -триггер

  R5-ТРИГГЕР, каждое плечо . которого содержит нагрузочный, логический и управляющий МДП-транзисторы , последовательно включенные между шинами питания, причем затворы логических транзисторов перекрестно подключены к их стокам, к стокам нагрузочных тразисторов и к выходным шинам, а затворы управляющцх транзисторов подключены к соответствующим входным шинам, о т л и ч а ю ЕД и и с я...

1051690

Формирователь импульсов

Формирователь импульсов

  Изобретение относится к области цифровой электронной техники. Цель изобретения - повышение надежности формирователя .. Формирователь импульсов содержит конденсатор 1, МДП-транзистор 2 с проводящим каналом, МДП-транзисторы 3 и 4 с индуцированным каналом и инверторы 7 и 8. Введение МДП-транзисторов 5 и 6 и выполнение каждого из инверторов 7 и 8 в виде МДП.-транзистора 9 с проводящи...

1309278

Устройство преобразования уровней логических сигналов на кмоп-транзисторах

Устройство преобразования уровней логических сигналов на кмоп-транзисторах

  Изобретение относится к имнульсно технике и может быть использовано для преобразования ТТЛ-уровней в КМОП-уровне логических сигналов. Цель изобретения - снижение паразитных статических токов. Устройство содержит инвертор 1, н-транзисторы 2, 4. Для достижения поставленной цели в устройство введены двунаправленный управляемый ключ 8, D-триггер 9. 1 ил. О У (Л оо ;о гч:) оо СОЮЗ...

1319273

Матрица постоянного запоминающего устройства

Матрица постоянного запоминающего устройства

  Изобретение относится к вычислительной технике и может быть использовано при разработке интегральных схем запоминающих устройств. Целью изобретения является повьшение быстродействия. Поставленная цель достигается тем, что в матрицу введены первые, вторые и третьи ключевые транзисторы, вторые нагрузочные элементы и инверсная адресная шина. 1 ил. оо 00 СОЮЗ СОВЕТСНИХ СОЦИАЛИСТ...

1334180


Матрица постоянного запоминающего устройства

Матрица постоянного запоминающего устройства

  Изобретение относится к вычислительной технике и может быть использовано при разработке интегральных схем запоминающих устройств. Целью изобретения является повышение быстродействия. Поставленная цель достигается тем, что матрица содержит пороговые блоки, опорного напряжения и запуска порогового элемента , 1 з.п. ф-лы, 1 и.п. (Л с со 4 оо со о сю СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕС...

1348908

Триггер на мдп-транзисторах

Триггер на мдп-транзисторах

  Изобретение относится к области вычислительной техники и может быть использовано при разработке цифровых интегральных микросхем на МДП-транзисторах.Цель изобретения - повышение быстродействия триггера при сохранении потребляемой мощности. Триггер содержит инверторы 1 и 2 инверсного и прямого плеч соответственно состояндие из нагрузочных транзисторов 3, 4 обедненного типа и логиче...

1465940