Устройство для задержки информации с контролем

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации. Цель изобретения - повышение достоверности задержанной информации. Устройство содержит блоки 1, 2, 8 и 10 свертки, формирователь 3 адреса, блок 4 памяти, элемент 5 задержки, регистр 6 контрольной информации, элемент ИЛИ 7, блоки 9 и 11 сравнения, выходной регистр 12. В устройстве осуществляется замена искаженного считанного слова массива (в случае отказа его старших разрядов) предыдущим неискаженным словом. I ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU„»1383323 (5и 4 G 06 F 1/04

"ь с

ОПИСАНИЕ ИЗОБРЕТЕНИЯ с

I.с,с

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4131814/24-24 (22) 13.10.86 (46) 23.03.88. Бюл. № 11 (72) В. Н. Лацин, Е. Л. Полин, А. В. Дрозд, В. П. Карпенко и В. А. Соколов (53) 681.327 (088.8) (56) Авторское свидетельство СССР № 556495, кл. G 11 С 11/00, 1972.

Авторское свидетельство СССР № 1193653, кл. G 06 F 1/04, 1984. (54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ИНФОРМАЦИИ С КОНТРОЛЕМ (57) Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации.

Цель изобретения — повышение достоверности задержанной информации. Устройство содержит блоки 1, 2, 8 и 10 свертки, формирователь 3 адреса, блок 4 памяти, элемент 5 задержки, регистр 6 контрольной информации, элемент ИЛИ 7, блоки 9 и 11 сравнения, выходной регистр 12. В устройстве осуществляется замена искаженного считанного слова массива (в случае отказа его старших разрядов) предыдущим неискаженным словом. 1 ил.

1383323

10

Формула изобретения

1

Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации.

Цель изобретения — повышение достоверности задержанной информации.

На чертеже представлена структурная схема устройства для задержки информации с контролем.

Устройство содержит первый 1 и второй

2 блоки свертки, формирователь 3 адреса, блок 4 памяти, элемент 5 задержки, регистр

6 контрольной информации, элемент ИЛИ 7, третий блок 8 свертки, первый блок 9 сравнения, четвертый блок 10 свертки, второй блок 11 сравнения, выходной регистр !2, вход 13 синхронизации устройства, информационный вход 14 старших разрядов, информационный вход 15 младших разрядов, информационный выход 16 старших разрядов, информационный выход 17 младших разрядов, выход 18 наличия ошибки в старших разрядах, выход 19 наличия ошибки в младших разрядах.

Устройство работает следующим образом.

В начальный момент времени происходит обнуление всех регистров устройства. Цепи обнуления условно не показаны. Далее на входы 14 и 15 устройства начинают поступать слова задерживаемого массива, сопровождаемые синхроимпульсами типа меандр на входе 13 синхронизации устройства. Причем во время первой половины такта происходит чтение информации из ячейки, адрес которой установлен формирователем 3, а во время второй половины— запись информации в эту же ячейку. Формирователь 3 последовательно перебирает адреса ячеек. Коэффициент пересчета его определяет величину задержки массива.

Информационные разряды (старшие и младшие) записывают в блок 4 вместе с соответствующими контрольными разрядами, вычисленными блоками 1 и 2 свертки. При чтении снова происходит вычисление контрольных разрядов для старшей и младшей частей числа и сравнение их с оответствующими

40 контрольными разрядами, считанными из блока памяти. Результат сравнения фиксируется в регистре 6. В случае совпадения в регистр 6 записывается код «00», свидетельствующий о нормальной работе устройства. При этом элемент ИЛИ 7 пропускает задний фронт синхроимпульса с входа

13 синхронизации на синхровход выходного регистра 12, занося в него считанное в данном такте информационное слово. Аналогично происходит прием в выходной регистр

12, если обнаружено искажение в младшей части считанного числа (код в регистре 6

«О1»), так как это приводит к незначительной погрешности представления данного слова. В случае искажения старшей части (код в регистре 6 «10») или старшей и младшей частей (код «11») происходит блокировка приема в выходной регистр 12 значительно искаженного слова, и в данном так2 те на выходе выходного регистра 12 сохраняется значение предыдущего считанного слова, которое для данного класса описываемых задерживаемым массивом функций незначительно отличается от истинного значения искаженного слова. Чем меньше максимально возможная скорость изменения описываемых массивом функций, тем точнее заменено искаженное слово, т.е. тем больше уменьшена максимально возможная погрешность в случае отказа старших разрядов слова.

Устройство для задержки информации с контролем, содержащее формирователь адреса, блок памяти и выходной регистр, причем выходы старших и младших информационных разрядов блока памяти подключены к информационным входам выходного регистра, выходы которого являются информационными выходами устройства, выход формирователя адреса подключен к адресному входу блока памяти, информационные входы старших и младших разрядов блока памяти являются информационными входами устройства, отличющееся тем, что, с целью повышения достоверности задержанной информации, в него введены с первого по четвертый блоки свертки, первый и второй блоки сравнения, элемент задержки, регистр контрольной информации и элемент ИЛИ, причем синхровод формирователя адреса, вход записи-чтения блока памяти, вход элемента задержки и первый вход элемента ИЛИ объединены и являются входом синхронизации устройства, входы первого и второго блоков свертки подключены к информационным входам старших и младших разрядов блока памяти, выходы первого и второго блоков свертки подключены к первому и второму входам контрольных разрядов блока памяти, информационные входы старших и младших разрядов блока памяти подключены соответственно к входам третьего и четвертого блоков свертки, выходы которых подключены к первым входам первого и второго блоков сравнения, выходы первого и второго контрольных разрядов блока памяти подключены к вторым входам первого и второго блоков сравнения соответственно, выходы первого и второго блоков сравнения подключены к первому и второму информационным входам регистра контрольной информации, синхровход которого соединен с выходом элемента задержки, первый и второй выходы регистра контрольной информации являются соответственно выходами наличия ошибки в старших и младших разрядах устройства соответственно, второй вход элемента

ИЛИ подключен к первому выходу регистра контрольной информации, выход элемента ИЛИ соединен с входом синхронизации выходного регистра.