PatentDB.ru — поиск по патентным документам

ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ

Изобретатель ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ является автором следующих патентов:

Запоминающее устройство с самоконтролем

Запоминающее устройство с самоконтролем

  Изобретение относится, к вычислительной технике, в частности к запоминающим устройствам со встроенными аппаратными средствами контроля и отладки, и может быть использовано в качестве оперативной памяти ЭВМ. Цель изобретения - повышение быстродействия устройства за счет уменьшения времени локализации неисправности устройства. Устройство содержит блоки памяти, блок контроля, коммут...

1277216

Устройство для задержки информации

Устройство для задержки информации

  Изобретение относится к запоминающим устройствам и может быть использовано в линиях задержки цифровой информации. Целью изобретения является повьшение достоверности функционирования устройства. Поставленная цель достигается тем, что в устройство введены блоки свертки 7,8 соответственно первой и второй групп, регистры 6 первой группы, регистры 9 второй группы, блок 10 сравнения, р...

1287137

Устройство для вычисления модуля комплексного числа

Устройство для вычисления модуля комплексного числа

  Изобретение относится.к вычислительной технике и может быть использовано в быстродействующих вычислительных устройствах, не отличающихся высокой точностью вычислений, но надежных в работе. Целью изобрете- .( НИН является повьшение достоверности вычисления модуля комплексного числа за счет введения аппаратного контроля по модулю пятнадцать. Процесс вычисления основан на приближенн...

1287151

Блок задержки цифровой информации с самоконтролем

Блок задержки цифровой информации с самоконтролем

  Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации. Цель изобретения - повышение надежности блока. Блок задержки цифровой информации с самоконтролем содержит блоки 1 и 6 кодирования , счетчик 2 адреса, накопители 3 и 10, элемент НЕ 4, регистры 5 и 11 числа, блок 7 сравнения, элемент ИЛИ 8, элемент И 9. Устройство позволя...

1368922

Устройство для программируемой задержки информации

Устройство для программируемой задержки информации

  Изобретение относится к вычислительной технике и позволяет осуществлять задержку медленно изменяющейся информации на К тактов. Цель изобретения - упрощение устройства за счет уменьшения емкости блоков памяти. Устройство содержит элемент И 1, первый триггер 3, второй триггер 4, выделяющий циклы записи и считывания по К тактов для попеременного приема и считывания информации в блок...

1381468


Устройство для задержки цифровой информации

Устройство для задержки цифровой информации

  Изобретение относится к вычислительной технике и может быть использовано для задержки цифровой информации. Целью изобретения является снижение максимально возможной суммарной погрешности задерживаемого массива в случае отказа любого разряда накопителя. Устройство содержит входной коммутатор 1, накопитель 2, счетчик 3 адреса, регистр 4 сигналов задержки , регистр 5 информации и вы...

1383322

Устройство для задержки информации с контролем

Устройство для задержки информации с контролем

  Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации. Цель изобретения - повышение достоверности задержанной информации. Устройство содержит блоки 1, 2, 8 и 10 свертки, формирователь 3 адреса, блок 4 памяти, элемент 5 задержки, регистр 6 контрольной информации, элемент ИЛИ 7, блоки 9 и 11 сравнения, выходной регистр 12. В...

1383323

Устройство для задержки цифровой информации

Устройство для задержки цифровой информации

  Изобретение относится к вычислительной технике и может быть примене но для задержки передаваемой информации . Целью изобретения является повышение надежности устройства. Устройство содержит счетчик 1 адреса, первую группу коммутаторов 2, входной регистр 3, накопитель 4, выходной регистр 5, вторую группу коммутаторов 1 6, блок 7 формирования сигналов отказа , входы 8 кода задержки...

1383324

Устройство для задержки цифровой информации

Устройство для задержки цифровой информации

  Изобретение относится к вычислительной технике и позволяет осуществлять цифровую задержку информации на 2k тактов (рде k - целое число), нечувствительную к отказам блоков памяти по отдельным разрядам . Устройство содержит счетчик 1, считающий по модулю k и вырабатывающий циклически повторяющуюся последовательность адресов для блоков 5-7 памяти, триггеры 2 и 12, инвертирующие свое...

1383325

Устройство для программируемой задержки информации

Устройство для программируемой задержки информации

  Изобретение относится к вычислительной технике и может быть использовано при построении блоков цифровой задержки информации систем с повышенной надежностью . Цель изобретения - повышение достоверности задержанной информации за счет многократного повторения задержки одного и того же массива. Устройство содержит счетчик 1, одновибраторы 2 и 4, элемент И 3, счетные триггеры 5, 6, 12...

1383326


Устройство для задержки цифровой информации

Устройство для задержки цифровой информации

  Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации. Цель изобретения - повышение достоверности задержанной устройством информации . Устройство содержит входной 1 и выходной 8 регистры, первый 2 и второй 9 буферные регистры, регистр 3 признака, первый 4 и второй 11 Бычитатели, формирователь 6 адреса, блок 7 памяти, первый...

1383327

Устройство для задержки цифровой информации

Устройство для задержки цифровой информации

  Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено для задержки передаваемой информации в системах цифровой обработки данных. Целью изобретения является расширение области применения устройства путем обеспечения вывода данных как в прямой, так и в обратной последовательности. Устройство содержит счетчик 1 адреса, коммута...

1383445

Устройство для контроля по модулю умножения комплексных чисел

Устройство для контроля по модулю умножения комплексных чисел

  Изобретение относится к вычислительной технике и может быть использовано при построении арифметических блоков повышенной надежности. Целью изобретения является расширение области применения . В состав устройства входят регистры 1 и 2, узлы 3-13 свертки по модулю т, узлы 14-18 вычитания по модулю ш, узлы 19 и 20 умножения по модулю ш, узлы сложения по модулю т, узлы 26-28 сравнени...

1386997

Устройство для фиксации неустойчивых сбоев

Устройство для фиксации неустойчивых сбоев

  Изобретение относится к области вычислительной техники и может быть использовано в устройствах функционального и тестового контроля логических блоков. Цель изобретения расширение функциональных возможностей устройства за счет задания интервала поиска неустойчивого сбоя. Устройство содержит блок 1 индикации, четыре счетчика 2-5, три регистра 6-8, блоки сравнения 9-12, два элемента...

1388872

Блок задержки цифровой информации с самоконтролем

Блок задержки цифровой информации с самоконтролем

  Изобретение относится к вычислительной технике и .может быть использовано в л иниях задержки цифровой информации. Цель изобретения - повышение надежности блока. Блок цифровой задержки информации содержит входной регистр 1, блоки 2, 4 кодирования, накопитель 3, выходной регистр 5, блоки 6, 9 сравнения, первый 7 и второй 8 счетчики адреса, элемент НЕ 10, элемент И 11, элементы 12,...

1388956


Устройство для фиксации неустойчивых сбоев

Устройство для фиксации неустойчивых сбоев

  Устр1)йс-тн() относится к шлчис.ш имьной те.хнике и позволяет ())икси)овап неустойчивые сбои в информани.оиной последо вате.тьн ост и улементои, вос11рои:(водимоГ| многократно по одному и тому же алгоритму, а также обеспечивает проверку функииони рования самого устройства. Иель и:)о6ретения - повышение достоверности )аГк)Т1) устройства. Устройство содержит узел 5 стробироваиия, к...

1392567

Устройство для программируемой задержки информации

Устройство для программируемой задержки информации

  Изобретение относится к вычислительной технике и может быть использовано в качестве цифровой задержки для медленно, изменяющейся информации. Цель изобретения - упрощение устройства за счет уменьшения емкости блока памяти. Устройство содержит счетчик 2, формирующий циклически повторяющуюся последовательность значений адреса блока 7 памяти К, К-1, ..,, 1, триггер-5, выделяющий в ра...

1394213

Устройство для регистрации неустойчивых сбоев

Устройство для регистрации неустойчивых сбоев

  Изобретение относится к автоматике и вычислительной технике и м.б, использовано в системах контроля . Цель изобретения - повышение информативности о регистрируемой информации . Устройство содержит регистры 1,2,12,13, счетчики 3-5, узлы сравнения 7,8, элемент ИЛИ-НЕ 9, блок памяти 10, элемент И 11,17, блок индикации 14, триггеры 15,16. Устройство позволяет обнаруживать неустойчивь...

1397916

Запоминающее устройство с диагональной адресацией

Запоминающее устройство с диагональной адресацией

  Изобретение относится к вычислительной технике и может быть использовано в качестве оперативной памяти ортогональной ЭВМ. Целью изобретения является расширение функциональных возможностей устройства за счет варьирования кода начала считываемого разрядного столбца данных. Устройство содержит m блоков 3 памяти , m сумматоров 1, регистр 4 вводавывода и m коммутаторов адреса 2. Цель...

1399819

Устройство для задержки цифровой информации с уплотнением

Устройство для задержки цифровой информации с уплотнением

  Изобретение относится к вычислительной технике и может быть использовано при построении линий задержки цифровой информации. Цель изобретения - упрощение устройства за счет уменьшения затрат оборудования на его реализацию для задержки информации с последовательно повторяющимися элементами. Устройство содержит элементы 1 и 2 задержки, буферный регистр 3, блок 4 сравнения, элемент И...

1425632


Запоминающее устройство с обнаружением ошибок

Запоминающее устройство с обнаружением ошибок

  Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с высокой достоверностью вьщаваемой информации. Цель . изобретения - повьшение быстродействия устройства, которое достигается за счет уменьшения времени для вычисления контрольных разрядов и детерминирования сигнала ошибки. Устройство содержит регистр 1 числа, первый 2 и...

1425787

Запоминающее устройство с обнаружением ошибок

Запоминающее устройство с обнаружением ошибок

  Изобретение относится к вычислительной технике.и может быть использовано при.построении запоминающих устройств с повьшенной достоверностью. Цель изобретения - повьппение достоверности функционирования устройства путем контроля соответствия порядка считывания информации из устройства порядку ее записи. Информация, поступающая в блок 4 памяти, имеет информаилонные и контрольные раз...

1425790

Устройство для задержки цифровой информации с самоконтролем

Устройство для задержки цифровой информации с самоконтролем

  Изобретение относится к области вычислительной техники и может быть использовано в линиях задержки цифровой информации. Цель изобретения - повышение надежности устройства путем исправления многократных ошибок задерживаемых информационных слов, отстоящих друг от друга не менее чем на m тактов задержки (т - разря ность информационного слова). Устройство содержит регистры 1-3 и 7-10...

1429174

Запоминающее устройство с контролем информации

Запоминающее устройство с контролем информации

  Изобретение относится к вычислительнок технике, в частности к запоминающим устройствам, и может быть использовано в устройствах обработки информации для изменения последовательности следования сигналов в алгоритмах преобразования Фурье. Цель изобретения - повьшение достоверности функционирования устройства. Устройство содержит синхронизатор 1, триггеры 3 и 23, счетчик 5, блоки 6...

1437924

Устройство для умножения двоичных чисел

Устройство для умножения двоичных чисел

  Изобретение относится к арифметическим устройствам цифровых вычислительных машин и позволяет вычислять произведения двоичных чисел в последовательном коде при последовательном приеме сомножителейо Целью изобретения является повьаиение быстродействия при задании сомножителей последовательным кодом Устройство для умножения двоичных: чисел содержит регистр 1 множимого и регистр 2 мн...

1439579