Дешифратор с контролем

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых узлов повышенной надежности. Цель изобретения - повышение быстродействия контроля дешифратора. Дешифратор содержит тактовый вход 1 дешифратора, входы 2, 3 задания режима работы дешифратора, группу 4 информационных входов дешифратора, элемент И-НЕ 5, элемент ИЛИ-НЕ 6, счетный триггер 7, RSC-ТРИГГЕРЫ 8, 9, ЭЛЕМЕНТ НЕ 10, ГРУППЫ 11-13 ЭЛЕМЕНТОВ РАВНОЗНАЧНОСТЬ, элемент 14 задержки, элемент РАВНОЗНАЧНОСТЬ 15, группу 16 информационных выходов дешифратора, контрольные выходы 17, 18 дешифратора. В режиме контроля на выходах 17, 18 дешифратора при нормальной работе генерируется периодически изменяющийся сигнал. В случае неисправности какого-либо узла дешифратора - на выходах 17, 18 дешифратора присутствует единичный или нулевой потенциал. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„,Я() „„1513452 A 1 (su 4 С 06 Г 11/00

РгЕ093НН 1Ц Д", .". j л И,:ьйй

5 (ЬЛс. ъФ ""

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4394716/24-24 (22) 25.01,88 (46) 07. 10.89. Бюл. У 37 (72) Ю.Т.Селетников, А.И.Аспидов, В.А.Мисько и В. С . Шевчук (53) 681.3 (088.8) (56) Авторское свидетельство СССР

Р 103815, кл. G 06 F 11/00, 1977.

Авторское свидетельство СССР

В 1300476, кл. G 06 F 1,1/00, 1985. (54) ДЕШИФРАТОР С КОНТРОЛЕМ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых узлов повышенной надежности.

Цель изобретения — повышение быстродействия контроля дешифратора. Дешифратор содержит тактовый вход 1

2 дешифратора, входы 2, 3 задания режима работы дешифратора, группу 4 информационных входов дешифратора, элемент И-НЕ 5, элемент ИЛИ-НЕ 6, счетный триггер 7, РЯС-триггеры 8, 9, элемент HE 10, группы 11-13 элементов

РАВНОЗНАЧНОСТЬ, элемент 14 задержки, элемент РАВНОЗНАЧНОСТЬ 15, группу 16 информационных выходов дешифратора, контрольные выходы 17, 18 дешифратора. В режиме контроля на выходах 17, 18 дешифратора при нормальной работе генерируется периодически изменяющийся сигнал. В случае неисправности какого-либо узла дешифратора на выходах 17, 18 дешифратора присутствует единичный или нулевой потенциал.

3 ил.

1513452

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых узлов повышенной надежности.

Цель изобретения — повышение быстродействия контроля дешифратора.

На фиг.1 приведена функциональная схема дешифратора, на фиг.2 и 3— временные диаграммы работы дешифратора в режиме контроля для случая нормальной работы и неисправности соответственно.

Дешифратор с контролем (фиг. 1) содержит тактовый вход 1 дешифратора, входы 2 и 3 задания режима работы дешифратора, группу 4 -информационных входов дешифратора, элемент И-НЕ

5, элемент ИЛИ-НЕ 6, счетный триггер

7, RSC-триггеры 8 и 9, элемент НЕ 10, 20 группы 11-13 элементов РАВНОЗНАЧНОСТЬ, элемент 14 задержки, элемент РАВНОЗНАЧНОСТЬ 15, группу 16 информационных выходов дешифратора, контрольные выходы 17 и 18 дешифратора. 25

Дешифратор с контролем работает следующим образом.

Дешифратор работает в двух режимах: в основном и в режиме контроля.

Выбор режима осуществляется состоя- 30 нием входов 2 и 3 задания режима работы дешифратора. В основном режиме на вход 2 дешифратора подается сигнал логического "0" а на вход 3 дешифратора — сигнал логической 1, . В режиме контроля сигналы на входах 2 и 3 дешифратора меняются на противоположные, т.е. на вход 2 дешифратора подается сигнал логической "1", а на вход 3 дешифратора — сигнал ло- 10 гического "0".

В î" íîâíîì режиме на выходе элемента И-HH 5 и на вторых входах элементов РАВНОЗНАЧНОСТЬ группы 11 присутствует сигнал логической 1t111 ° На выходе элемента ИЛИ-НЕ 6 и на вто, рых входах элементов РАВНОЗНАЧНОСТЬ

1группы 12 присутствует сигнал логического "0". Поэтому на выходах элементов РАВНОЗНАЧНОСТЬ первой группы !

11 формируются прямые значения входных сигналов, а на выходах элементов

РАВНОЗНАЧНОСТЬ второй группы 12 формируются инверсные значения входных сигналов. Счетный триггер 7 обнулен и с инверсного выхода RSC"òðèrråðà 8 сигнал логической 1, являющийся настроечным выходом счетчного триггера 7, поступает на (п+1)-е входы элементов РАВНОЗНАЧНОСТЬ третьей группы 13, настраивая их на выполнение операции конъюнкции.. В результате в целом на выходах группы 16 реализуется функция дешифратора. При этом сигнал логической "1" с выхода элемента 14 задержки также настраивает элемент РАВНОЗНАЧНОСТЬ 15 на выполнение функции конъюнкции. Вследствие чего на первом контрольном выходе 17 дешифратора присутствует сигнал логического "0", а на втором контрольном выходе 18 дешифратора— сигнал логической "1".

В режиме контроля синхросерия (меандр) проходит с тактового входа

1 дешифратора через элементы И-НЕ 5 и ИЛИ-НЕ 6, инвертируется и с задержкой на 2, где — средняя задержка на элементе, синхронно поступает на элементы РАВНОЗНАЧНОСТЬ первой и второй групп 11 и 12 °

Период синхросерии (меандра) ограничивается снизу длительностью переходных процессов и составляет Т=16.

Вследствие чего возникает необходимость учета рассогласования синхросерий как по фронту, так и по срезу в связи с разбросом длительностей задержек для различных элементов. С этой целью счетный триггер работает в режиме настройки. В исходном состоянии на настроечном выходе счетного триггера 7 присутствует уровень" логической "1" и элементы РАВНОЗНАЧНОСТЬ третьей группы 13 и элемент

РАВНОЗНАЧНОСТЬ 15 настраиваются на выполнение функции конъюнкции. Работа дешифратора в режиме контроля при тестовом наборе информационных сигналов 111...1 представлена на фиг.2.

При первоначальном поступлении положительных импульсов на элементы РАВНОЗНАЧНОСТЬ третьей группы 13, настроенных на функцию конъюнкции, на их выходах вырабатываются сигналы логической "I тогда„ когда на всех входах этих элементов..будут присутствовать сигналы логической "I" при любом рассогласовании фронтов. Аналогично на выходе элемента РАВНОЗНАЧНОСТЬ 15 выработается сигнал логической I тогда, когда на всех входах будут присутствовать сигналы логической "I". Сигнал логической "1" с элемента РАВНОЗНАЧНОСТИ 15, поступая на счетный вход триггера 7, изменяет состояние первого НSC-триг13452

25

45

55

5 15 гера 8 на противоположное. В результате на настроечном выходе триггера сформируется сигнал логического "О", при этом полярность входных сигналовна входах элементов РАВНОЗНАЧНОСТЬ третьей группы 13 остается еще поло жительной. Элементы РАВНОЗНАЧНОСТЬ группы 13 при сигнале на настроечном выходе, равном логическому "0", настраиваются на функцию ИЛИ-НЕ. В результате на выходах элементов РАВНОЗНАЧНОСТЬ третьей группы 13 формируются сигналы логического "0" через время, равное величине задержки на соответствующем элементе РАВНОЗНАЧНОСТЬ группы 13. Именно этому времени и соответствует величина задержки элемента 14. Сигналы логического "О" с выходов элементов РАВНО- 20

ЗНАЧНОСТЬ группы 13 поступают одновременно с сигналом логического "О" с выхода элемента задержки 14, в результате чего на выходе элемента

РАВНОЗНАЧНОСТЬ 15 остается сигнал, равный логической "!".

К времени прихода на входы элементов РАВНОЗНАЧНОСТЬ третьей группы

13 нулевых сигналов эти элементы, а также элемент РАВНОЗНАЧНОСТЬ 15 настроены на выполнение функции ИЛИ-НЕ.

На выходах элементов РАВНОЗНАЧНОСТЬ

13 вырабатываются сигналы логической "1" по совпадению всех сигналов логического "О" на входах. На выходе элемента РАВНОЗНАЧНОСТЬ 15 вырабатывается сигнал логического "0", что приводит к переписи информации с первого RSC-триггера 8 во второй

RSC-триггер 9.

Таким образом, при исправном состоянии всех элементов устройства и связей между ними на контролируемых выходах 17 и 18 вырабатываются серии импульсов.

В случае константных неисправностей любого из элементов И-HE 5, ИЛИНЕ б, элементов РАВНОЗНАЧНОСТЬ группы 11-13 на контрольных выходах 17 и 18 дешифратора через время не более одного периода входной синхросерии будут сформированы сигналы логического "0" или логической "!".

Один из примеров приведен на фиг.3. Отсутствие синхросерии на входе 1 дешифратора приводит к появлению на выходах И-НЕ 5 и ИЛИ-НЕ 6 константных сигналов, что выявляется в режиме контроля.

Константная неисправность элемента РАВНОЗНАЧНОСТЬ 15, эквивалентная

1, проверяется в. основном режиме, когда исходное состояние первого контрольного выхода 17 дешифратора должно соответствовать логическо0

Константная неисправность на первом входе 2 задания режима работы дешифратора, соответствующая константе "1", проверяется в основном режиме при тестовом наборе 000...0.

Константная неисправность на втором-yxopå 3 задания режима работы дешифратора, эквивалентная "О", выявляется также в основном режиме при тестовом наборе !!1...!. При этом в обоих случаях на первом контрольном выходе 17 дешифратора будет вырабатываться серия импульсов. Счетный триггер 7 и элемент 14 задержки проверяются в режиме контроля, деля частоту с выхода элемента РАВНОЗНАЧНОСТЬ 15 на втором контрольном выходе 18 дешифратора.

Таким образом, производится автономное диагностирование дешифратора по двум контрольным выходам на двух входных наборах.

Формула изобретения

Дешифратор с контролем, содержащий три группы элементов РАВНОЗНАЧНОСТЬ, счетный триггер, элемент РАВ-

НОЗНАЧНОСТЬ и элемент И-НЕ, первый вход которого является тактовым входом дешифратора, i-й информационный вход группы дешифратора (1 < i п, где и — число информационных входов группы дешифратора), соединен с первыми входами i-x элементов РАВНОЗНАЧНОСТЬ первой и второй групп, выход элемента И-НЕ соединен с вторым входом первого элемента РАВНОЗНАЧНОСТЬ первой группы, второй вход элемента

И-НЕ и нулевой установочный вход счетного триггера подключены к первому входу задания режима работы дешифратора, входы с первого по и-й элементов РАВНОЗНАЧНОСТЬ третьей группы соединен с выходами элементов

РАВНОЗНАЧНОСТЬ первой и второй групп в соответствии с формируемой конституентой единицы, инверсный выход счетного триггера соединен с (и+1)-. ми входами всех элементов РАВНОЗНАЧ1513452, НОСТЬ третьей группы, выходы которых, ;образуют группу информационных выхо, дов дешифратора и соединены с соответствующими входами элемента РАВНО5

ЗНАЧНОСТЬ, выход которого является первым контрольным выходом дешифратора, отличающийся тем, что, с целью повышения быстродействия контроля дешифратора, в него вве- 1п дены элемент ИЛИ-НЕ и элемент задержки, причем инверсный выход счетного триггера соединен с входом элемента задержки, выход которorо соединен с соответствующим входом эле167 мента РАВНОЗНАЧНОСТЬ и является вторым контрольным выходом дешифратора, первый и второй входы элемента ИЛИ-НЕ подключены соответственно к тактовому входу и второму входу задания режима работы дешифратора, выход элемента

ИЛИ-НЕ соединен с вторыми входами элементов РАВНОЗНАЧНОСТЬ второй группы, выход элемента И-НЕ соединен с вторыми входами элементов РАВНОЗНАЧНОСТЬ первой группы с второго по п-й выход элемента РАВНОЗНАЧНОСТЬ соединен со счетным входом счетного триггера.

1513452

Составитель В.Гречнев

Редактор Л.Зайцева Техред Д.Олийнык Корректор О.ципле

Заказ 6080/48 Тираж 668

Подписное

BHHHIIH Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101