АСПИДОВ АЛЕКСАНДР ИВАНОВИЧ
Изобретатель АСПИДОВ АЛЕКСАНДР ИВАНОВИЧ является автором следующих патентов:
![Многофункциональный логический модуль Многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/11daefed77f837ad44259672685f5492.jpg)
Многофункциональный логический модуль
Союз Советских Соцналнстнческих Республик «1>851397 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИ ЕТВЛЬСТВУ (6S) Дополнительмое к авт. саид-ву (я)м. к.з {22) заявлено 06.12. 79 (21) 2847337/18-24 с присоединением заявки й« t (23)Приоритет G 06 F 7/00 ГвсудврственннЯ квинтет СССР «е делам нзвбретеннЯ н вткрыт«Я Ойубликовано 300781, бюллетень Н9 28 Дата опубликования описания 30. 07...
851397![Устройство для логической обработки и вычитания двоичных чисел Устройство для логической обработки и вычитания двоичных чисел](https://img.patentdb.ru/i/200x200/4f8c90121f929fa57e94e2fae826ae41.jpg)
Устройство для логической обработки и вычитания двоичных чисел
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 061279 (21) 2847381/18-24 (5 ) М" Кл с присоединением заявки Но (23) ПриоритетG 06 F 7/38 Государственный комитет СССР. ио делам изобретений и открытий Опубликовано 15.08.81. Бюллетень М 30 Дата опубликования описания 150881 (53) УДК 881....
855655![Вычислительный модуль Вычислительный модуль](https://img.patentdb.ru/i/200x200/79f348d18408852e87595458101da346.jpg)
Вычислительный модуль
С0103 Совет сник Социалистические Рес убя К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l ) Дополнительное к авт, саид-ву (22)Заявлено 07,01.80 (21) 2868186/18-24 с присоединением заявки М (23) Приоритет Опубликовано 15.09.81. Бюллетень 1те 34 (51)Я. Кл . G да Г 7/38 фтвудаветееваьЮ квинтет СИР вв делам взебретеякй и втерытв1 (53) УДК 681, 3 (088.8) Дата опубликования описания 25. 09,81 Ф...
864282![Многофункциональный логический модуль Многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/852bfaa48bd7eeabf2395e0addafbfd9.jpg)
Многофункциональный логический модуль
Союз Советских Социалистических Республик ОП ИСАНИЕ « >8 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 06. 03. 80 (21) 289! 444/18-24 с присоединением заявки 1те— (23) Приоритет— (51)М. Кл. G 06 F 7/00 1ооударствеииый комитет по делам изобретений и открытий Опубликовано 23. 11. 81. Бюллетень М 43 (53) УД,К 681. 3 (088.8) ) Дата опубликован...
883894![Многофункциональный модуль Многофункциональный модуль](https://img.patentdb.ru/i/200x200/1c7a04e495a4721a09ecc55acd9e9fde.jpg)
Многофункциональный модуль
Союз Советсиик Социапистичесинк Респубпии O fl N C A H И E < 890557 ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 06. 03. 80 (2! ) 2889681/18-21 с присоединением заявки.ЕЙ (23) Приоритет (5l)M. Кл. H 03 К 19/00 Гееудэрстеенкые кеиктет СССР ао делен иеебретеник к открытии Опубликовано 15. 12. 81. Бюллетень,% 46 Дата опубликования...
890557![Многофункциональный логический элемент Многофункциональный логический элемент](https://img.patentdb.ru/i/200x200/792859540e4a651b1255708510fd6039.jpg)
Многофункциональный логический элемент
A. И. Аспидов, А, В. Гурьянов, В. Д. Козюминский, В. A. Мищенко и А. Н. Семашко (72) Авторы изобретения j-/ с 1 (71) Заявитель (54) МНОГОФУНР1ИОНАЛЬНЦЙ ЛОГИЧЕСКИЙ ЗЛЕИЕНТ Изобретение относится к вычислительной технике. По основному авт.св. И 686146 известен многофункциональный логичес" кий элемент, содержащий элементы равнозначности и элементы И (1). Однако данный элемент о...
907803![Многофункциональный логический модуль Многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/124a4e294d015b2e4b069e8fdb95e394.jpg)
Многофункциональный логический модуль
В. В. Витер, А. И. Аспидов, В. Д. К зюминский, В. А. Иищенко и С. И. Терешко (72) Авторы изобретеняя (7!) Заяввтель (54) ИНОГОфУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИИ МОДУЛЬ Изобретение относится к вычисли" тельной технике и может быть использовано для реализации путем настройки всех бесповторных функций шести беременных. Известен многофункциональный логический модуль, реализующий бесповтор...
945861![Универсальный логический модуль Универсальный логический модуль](https://img.patentdb.ru/i/200x200/26605972ff969409c9387cc5fbb5b2a3.jpg)
Универсальный логический модуль
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Соцналнстнческнх Республик
947851![Логический модуль Логический модуль](https://img.patentdb.ru/i/200x200/e51c196ec001a4157172a0e0166e8d4b.jpg)
Логический модуль
ОП И САНИ Е ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 160181, (21) 3237547/18-24 ($ $ ) М. Кд З с присоединением заявки ¹â€” (23) Приоритет G 06 F 7/00 Государственный комитет СССР по делам изобретений, и открытий Опубликовано 3008.82, Бюллетень ¹ 32 (53) УДК 681. 3 (088. 8) Дата опубли...
955029![Универсальный логический модуль Универсальный логический модуль](https://img.patentdb.ru/i/200x200/6c97e5bbfb67b421da94e5bf19e01ba1.jpg)
Универсальный логический модуль
ОП КСАН ИЕ изоБгкткния ""9629И Союз Советския Соцналистнческня Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к вы. свид-ву (22) Заявлено 261080 (21) ? 999258/18-24 1И1М. Nn.з с присоединением заявки Мо С 06 F 7/00 Государственный комитет СССР но делам изобретений н открытий (23) Приоритет Опубликовано 3009.82. Бюллетень 1 (о 36 (331 УДК 681. 3 .: (088.8) Дата опу...
962917![Устройство для арифметической и логической обработки двоичных чисел Устройство для арифметической и логической обработки двоичных чисел](https://img.patentdb.ru/i/200x200/467f583712b079cc5b89fb0de5941298.jpg)
Устройство для арифметической и логической обработки двоичных чисел
А.. И. Аспидов, B. В. Витер, А. В. Гурьянов, В. Д. йозВМ пижий,„ В, А. Мищенко и С. М. Терешко (72) Авторы взобретеиив / r. (7!) Заявитель (84) УСТРОЙСТВО ДЛЯ АРИФМЕТИЧЕСКОЙ И ЛОГИЧЕСКОЙ ОБРАБОГКИ ДВОИЧНЫХ ЧИСЕЛ Изобретение относится к вычислительной ,технике и может использоваться при построении устройств одновременного выполнения нескольких операций обработки двоичных чисе...
983705![Одноразрядный четверичный сумматор Одноразрядный четверичный сумматор](https://img.patentdb.ru/i/200x200/79444a062aa8152ed906a433ed0b1c6a.jpg)
Одноразрядный четверичный сумматор
ОДНОРАЗРЯДННЙ ЧЕТВЕРИЧНЫЙ СУММАТОР, содержаний три элемента НЕ и один элемент ИЛИ, выход которого соединен с выходом переноса . одноразрядного четверичного сумматора , отличающийся тем, что, с делью упрощения конструкции, одноразрядный четверичный сумматор содержит одиннадцать элементов РАВНОЗНАЧНОСТЬ и четыре элемента И, причем первый вход первого элемента РАВНОЗНАЧНОСТЬ соедине...
1023322![Отказоустойчивый многофункциональный логический модуль Отказоустойчивый многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/e46792737deead41c36c15439def55e9.jpg)
Отказоустойчивый многофункциональный логический модуль
ОТКАЗОУСТОЙЧИИ т МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий первый, второй, третий, четвертый , пятый, тестой и седьмой элементы равнозначности и первый элемент }ШИ, причем первые входы пер- . вого и четвертого, второго и пятого, третьего и шестого элементов равнозначности попарно являются первым, вторым и третьим информационньмй входами модуля соответственно, а их вторые...
1037255![Устройство для умножения Устройство для умножения](https://img.patentdb.ru/i/200x200/2fba25f868821777230c30a69967fa35.jpg)
Устройство для умножения
1. УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ , содержащее пять умножителей и сумматор, причем входы младших разрядов первого сомножителя устройства соединены с первыми группами входов первого, второго и третьего умножителей, входы старших разрядов первого сомножителя устройства соединены с первыми группами входов четвертого и пятого умножителей, входы младших разрядов второго сомножителя устройст...
1059569![Управляемый @ -триггер Управляемый @ -триггер](https://img.patentdb.ru/i/200x200/ec3749adce73e7d67c2c1be083d211e8.jpg)
Управляемый @ -триггер
УПРАВЛЯЕМЫЙ D-ТРИГГЕР, содержащий три элемента равнозначности , входную шину, первую шину управления и информационную шину, которая соединена с первыми входами первого и второго элементов равнозначности , выход первого из которых соединен с первым входом третьего элемента равнозначности, второй и третий входы которого сдединены с первой шиной управления и с входной шиной, отличаю...
1081777![Четверичный сумматор Четверичный сумматор](https://img.patentdb.ru/i/200x200/e9ebb224114f0b1386b53f905e0d84d1.jpg)
Четверичный сумматор
ЧЕТВЕРИЧНЫЙ.; СУММАТОР, содержап й в каждом четверичном разряде элементы РАВНОЗНАЧНОСТЬ с первого по одиннадцатый, причем первый вход первого элемента РАВНОЗРАЧНОСТЬ соединен с шиной старшего разряда первого операнда четверичного разряда сумматора, а вькод соединен с первым входом второго элемента РАВНОЗНАЧНОСТЬ, первые входы третьего и четвертого элементов РАВНОЗНАЧНОСТЬ соедине...
1124290![Универсальный логический модуль Универсальный логический модуль](https://img.patentdb.ru/i/200x200/d7c51a5383cedb0a7f28982f8d5f9f92.jpg)
Универсальный логический модуль
УНИВЕРСАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий элементы И и элемент равнозиачности, причем первый и второй входы первого элемента И соединены с первю и вторым входами модуля соответственно, первый и второй входы второго элемента И соединены с третьим и четвертым входами модуля соответственно, первьй вход элемента разнозначности соединен с 7 1 ffl 11 9 I П 13 It Г5 I L JL J 1 пятым в...
1148024![Четверичный сумматор Четверичный сумматор](https://img.patentdb.ru/i/200x200/fcd58dd13fbf3427507cbb17f3d1fb61.jpg)
Четверичный сумматор
ЧЕТВЕРИЧНЫЙ СУММАТОР, содержащий три элемента РАВНОЗНАЧНОСТЬ и И, причем первый вход первого элемента РАВНОЗНАЧНОСТЬ соединен с входом инверсного значений; младшего разряда первого слагаемого четвертичного сзпдаатора, второй вход соединен с входом прямого значения младшего разряда второго слагаемого, а третий вход с входом переноса четвертичного сумматора, входы второго элемента...
1149247![Многофункциональный логический модуль Многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/abf6d8143f3b03a80fee871e3a28971d.jpg)
Многофункциональный логический модуль
МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий группу иэ трех элементов сложения по модулю; два и элемент И, причем инфю1Я4ационные входы модуля подключены к пер1IW i;b Bbw входам соответствующих элементов по модулю два группы, вторые входы которых подключены к соответствующим управляющим входам модуля, выходы элементов сложения по модулю два группы подключены к входам элемент...
1156059![Многофункциональный логический модуль Многофункциональный логический модуль](https://img.patentdb.ru/i/200x200/a1f28a61aa83436645cdfe9be6eafeda.jpg)
Многофункциональный логический модуль
МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий элементы равнозначности , причем первый и второй . входы первого элемента равнозначности соединены с первым и вторым входами модуля соответственно, отличающийся тем, что, с целью расширения функциональных возможноетей модуля за счет реализации функций сложения, вычитания и умножения двух двухразрядных двоичных чисел, в него введен...
1167601![Четырехразрядный преобразователь двоичного кода в двоично- десятичный Четырехразрядный преобразователь двоичного кода в двоично- десятичный](https://img.patentdb.ru/i/200x200/0fb4361698c473394804ec3545633a1d.jpg)
Четырехразрядный преобразователь двоичного кода в двоично- десятичный
ЧЕТЫРЕХРАЗРЯДНЫЙ ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНОДЕСЯТИЧНЫЙ , содержащий первый и второй элементы НЕ, три элемента И и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с входом первого разряда преобразователя, входы второго , третьего и четвертого разрядов которого соединены с первыми входами первого, второго и третьего элементов И соответственно, отличающийся тем,...
1172019![Устройство для вычисления симметричных булевых функций Устройство для вычисления симметричных булевых функций](https://img.patentdb.ru/i/200x200/1bb7f097e678152c3fc61281e44d73d5.jpg)
Устройство для вычисления симметричных булевых функций
УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ СИММЕТРИЧНЫХ БУЛЕВЫХ ФУНКЦИЙ, содержащее элементы И, отличающееся тем, что, с целью упрощения при реализации С1 мметричных булевых функций четырех и менее аргу .ментов, в него введены элементы равнозначности и элемент неравнозначности , причем входы первого элемента равнозначности соединены с первым, вторым, третьим и четвертым входами устройства соответ...
1179314![Четырехразрядный преобразователь двоично-десятичного кода в двоичный Четырехразрядный преобразователь двоично-десятичного кода в двоичный](https://img.patentdb.ru/i/200x200/e6a4ffe5d1fc1f69dff8f19d3b0a375b.jpg)
Четырехразрядный преобразователь двоично-десятичного кода в двоичный
ЧЕТЫРЕХРАЗРЯДНЬЙ ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНО-ДЕСЯТИЧНОГО КОДА В ДВОИЧНЫЙ, содержащий три элемента И и первый и второй элементы НЕ, вход второго элемента НЕ соединен с входом четвертого разряда преобразователя и с первыми входами первого и второго элементов И, вторые входы которых соединены с входом первого разряда преобразователя, вход третьеГо разряда которого соединен с первым вход...
1181153![Устройство для формирования и хранения вычетов по модулю три Устройство для формирования и хранения вычетов по модулю три](https://img.patentdb.ru/i/200x200/b061e1e8a3188131a9525ef7b9b5b022.jpg)
Устройство для формирования и хранения вычетов по модулю три
СОЮЗ COBETCHHX СОЦИАЛИСТИЧЕСНИХ РЕСГ1УБЛИК „SU.„1206?84 (58@ G06F 11 10 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЮ ОПИСАНИЕ ИЗОБРЕТЕНИЯ к оототскокт сскдотаъствт к ч. тр т И h4 Ю Cb 3 00 вВ (21) 3755531/24-24 (22) 22.06.84 (46) 23.01.86. Бюл. У 3 (72) С.Н.Огороднов, А.И.Аспидов, Ю.Т.Селетников, В.СтШевчук и В.П.Якуш (53) 681.3(088,8) (56) Авторское сви...
1206784![Многофункциональный логический модуль с контролем Многофункциональный логический модуль с контролем](https://img.patentdb.ru/i/200x200/e721441df32a98d638808a64d5a04c3e.jpg)
Многофункциональный логический модуль с контролем
Модуль относится к автоматике и вычислительной технике и предназначен для реализации функции трех переменных и контроля исправного состояния. Цель изобретения - повы шение достоверности работы. Модуль содержит элемент ИЛИ, элемент И, два элемента равнозначности, сумматор по модулю два, элемент задерж ки, В режиме контроля исправного состояния модуля в перечисленных элементах возн...
1216780