Усилитель считывания на кмдп-транзисторах для статических запоминающих устройств

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации. Цель изобретения - уменьшение потребляемой мощности и упрощение усилителя считывания. Устройство содержит стробирующий транзистор 1 первого типа проводимости, первую 2, 3, вторую 4, 5 и третью 6, 7 пары переключающих транзисторов первого типа проводимости, первый 12 и второй 13 управляющие транзисторы второго и первого типов проводимости соответственно, первую 8, 9 и вторую 10, 11 пары нагрузочных транзисторов второго типа проводимости, первый 14 и второй 15 установочные транзисторы второго типа проводимости. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 G 11 С 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOIVIV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4352191/24-24 (22) 30.12.87 (46) 07.10.89. Бюл. ¹ 37 (72) В.В,Баранов, В.И.Белоусов, Н.Г.Григорьев, П.Б.Поплевин, З.П.Савостьянов и С.А.Трошин (53) 681.327.6 (088.8) (56) Journal of Solid-State Circuits, IEEE, 1985, v.20, М - 5, р.944, fig.8.

Journal of Solid-State Circuits, IEEE, 1984, ч.19, № 6, р.1011, fig 7. (54) УСИЛИТЕЛЬ СЧИТЫВАНИЯ НА КМДПТРАНЗИСТОРАХ ДЛЯ СТАТИЧЕСКИХ ЗАПОМИНАЮЩИХ УСТРОЙСТВ (57) Изобретение относится к вычислительной технике и может быть испольSU»1513513 A1 зовано в статических запоминающих устройствах для усиления сигналов считывания информации. Цель изобретения — уменьшение потребляемой мощности и упрощение усилителя считывания. Устройство содержит стробирующий транзистор 1 первого типа проводимости, первую 2, 3, вторую

4, 5 и третью 6, 7 пары переключающих транзисторов первого типа проводимости, первый 12 и второй 13 управляющие транзисторы второго и первого типов проводимости соответственно, первую 8, 9 и вторую 10, 11 пары нагрузочных транзисторов второго типа проводимости, первый 14 и второй 15 установочные транзисторы второго типа проводимости. 1 ил.

3 1513513

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации.

Цель изобретения — уменьшение потребляемой мощности и упрощение усилителя считывания.

На чертеже представлена принциПиальная электрическая схема усилителя считывания.

Усилитель считывания содержит стробирующий транзистор 1 первого типа проводимости, первую 2 и 3, вто- 15 рую 4 и 5 и третью 6 и 7 пары переключающих транзисторов первого типа проводимости, первую 8 и 9 и вторую

10 и 11 пары нагрузочных транзисторов второго типа проводимости, первый 20

12 и второй 13 управляющие транзисторы второго и первого типов проводимости соответственно, первый 14 и второй 15 установочные транзисторы второго типа проводимости, первый 25

16 и второй 17 информационные входы, первый 18 и второй 19 информационные выходы, управляющий вход 20, а также общую шину 21, шину 22 питания и .. внутренние узлы 23-25 схемы. 30

Усилитель считывания работает следующим образом.

В статическом режиме на управляющем входе 20 поддерживается напряжение, соответствующее логическому нулю. При этом стробирующий транзистор

1 закрыт, а установочные транзисторы

14 и 15 открыты, благодаря чему в узлах 23 и 24 устанавливается напряжение логической единицы. В результа- 4 те транзисторы 10 и 11 закрыты, а транзисторы 6, 7 и 13 открыты и на выходах 18 и 19 устанавливается напряжение логического нуля. Транзисторы 2-5 закрыты по истоку, транзисторы

8, 9 и 12 — по затвору, в результате . чего в узле 25 поддерживается напряжение в диапазоне от U и„ до U -U „,< Р где U „ „ „— напряжение источника питания, Upo р пороговое напряжение транзистора второго типа проводимости. При этом в схеме отсутствует сквозное протекание тока, т.е. схема не потребляет мощности.

В режиме считывания на информационные входы 16 и 17 подается считывае-, 55 мый сигнал, а на управляющий вход

20 — напряжение логической единицы.

Пусть для определенности напряжение

4 на входе 16 больше, чем на входе 17, В этом случае после переключения схемы напряжение в узле 23 меньше, чем в узле. 24, в результате чего на первом информационном выходе 18 устанавливается напряжение логического нуля, а на информационном выходе 19 логической единицы.

Для обеспечения высокой чувствительности усилителя считывания необходимо, чтобы при считывании усилитель находился в рабочей точке с максимальным усилением. Это достигается за счет соответствующего выбора размеров транзисторов.

Формула изобретения

Усилитель считывания на КРЩП-транзисторах для статических запоминающих устройств, содержащий стробирующий транзистор первого типа проводимости, первую, вторую и третью пары переключающих транзисторов первого типа проводимости, первый и второй управляющие транзисторы соответственно второго и первого типов проводимости, причем исток стробирующего транзис 3 тора соединен с истоком второго управляющего транзистора и общей шиной, сток — с истоками переключающих тран— эисторов первой и второй пар, стокт первого и второго переключающих тран-. зисторов первой пары соединены со стоками первого и второго нагрузочных транзисторов первой пары соответственно, затворы — с затворами первого и второго. переключающих транзисторов второй пары соответственно и являются первым и вторым информационными входами усилителя считывания, истоки нагрузочных транзисторов первой и второй пар соединены с шиной питания . и истоком первого управляющего транзистора, затвор которого объединен со стоком и соединен с затвором первого нагрузочного транзистора, первой пары и стоком первого переключающего транзистора второй пары, затвор стробирующего транзистора соединен с затворами установочных транзисторов и является управляющим входом усилителя считывания, стоки первого и второго переключающих транзисторов третьей пары соединены со стоками первого и -второго нагрузочных тран зисторов второй пары соответственно и являются первым и вторым информа. Составитель В.Гордонова

Техред А.Кравчук . Корректор С.Шекмар

Редактор И.Дербак

Заказ 6087/51 Тираж 558 Подписное

ВНЦИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101

5 15135 ционными выходами усилителя считывания, истоки первого и второго переключающих транзисторов третьей пары соедийены со стоком второго управляю-.щего транзистора, о т л и ч а ю—

5 шийся тем, что, с целью уменьшения потребляемой мощности и упрощения усилителя считывания, стоки переключающих транзисторов второй 10 пары объединены с затворами нагрузочных транэисторов первой пары, 1

13 6 стоки первого и второго переключающих транзисторов первой пары соединены с затворами первого и второго нагрузочных транзисторов второй пары, затвор второго управляющего транзистора соединен с шиной питания, истоки первого и второго установочных транзисторов соединены с шиной питания, а стоки — соответственно со сто" ками первого и второго нагрузочных транзисторов первой пары.