Усилитель записи-считывания на кмдп-транзисторах

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах. Целью изобретения является расширение области применения усилителя за счет возможности прохождения записываемой информации на выходы, сохранение считанной информации при изменении напряжения на разрядных шинах. Усилитель содержит транзисторы записи P-типа, переключательные транзисторы N-типа, установочные транзисторы N-типа, усилительные транзисторы N-типа, нагрузочные транзисторы P-типа, ключевые транзисторы N-типа, стробирующий транзистор N-типа, разрядные шины, входы и выходы усилителя. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5й)5 G 11 С 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

3

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4440087/24-24 (22) 13.06.88 (46) 15.06.90. Бюл. М 22 (72) Н.Г.Григорьев, И.В.Поляков и С.В.Сушко: (53) 681,327.6 (088.8) (56) Авторское свидетельство СССР

t4 739643, кл. G 11 С 7/00, 1982.

Авторское свидетельвтво СССР

М 1199113, кл. G 11 С 7/00, 1985. (54) УСИЛИТЕЛЬ ЗАПИСИ-СЧИТЫВАНИЯ

НА КМДП-ТРАНЗИСТОРАХ (57) Изобретение относится к вычислительной технике и может быть использовано в

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах.

Целью изобретечия является расшире. ние области применения усилителя за счет возможности прохождения записываемой информации на выходы и сохранение считанной информации при изменении напряжения на разрядных шинах.

На чертеже представлена принципиаль-ная схема усилителя записи-считывания на

КМДП-транзисторах.

Усилитель содержит первый 1 и второй

2 транзисторы записи р-типа, первый 3 и второй 4 переключательные транзисторы п- . типа, первый 5 и второй 6 установочные транзисторы п-типа, первый 7 и второй 8 усилительные транзисторы п-типа, первый 9 и второй 10 нагруэочные транзисторы р-типа, первый 11 и второй 12 ключевые транзисторы п-типа, стробирующий транзистор 13 р-типа, первую 14 и вторую 15 разрядные Ы 1571673 А1 запоминающих устройствах на КМДП-транзисторах. Целью изобретения является расширение области применения усилителя эа счет возможности прохождения записываемой информации на выходы, сохранение считанной информации при изменении напряжения на разрядных шинах, Усилитель содержит транзисторы записи р-типа, переключательныа транзисторы п-типа, устаноьочные транзисторы п-типа, усилительные транзисторы п-типа, нагруэочные транзисторы р-типа, ключевые транзисторы и-типа, стробирующий транзистор п-типа, разрядные шины, входы и выходы. усилителя. 1 ил. шины, первь,й 16 и второй 17 выходы, первый 18 и второй 19 входы записи, тактовый

20 и установочный 21 входы, шину питания

22 и общую шину 23, а также третий 24 и четвертый 25 переключательные транзисторы A-òèïà, третий 26 и четвертый 27 транзисторы записи р-типа, третий 28 и четвертый

29 нагруэочные транзисторы р-типа.

Усилитель записи-считывания на

КМДП-транзисторах работает следующим образом.

В статическом режиме на тактовом и установочном входах 20 и 21, а также входах записи 18 и 19 поддерживается напряжение

"1". При этом оказываются открыты трэнзисторы 5,6,11,12,24,25, э остальные транзисторы . закрыты. В результате .на раэряднйх шинах 14,15 и выходах 16,17 устанавливается напряжение "0". При этом отсутствует протекание сквозного тока через схему, т.к. в статическом режиме усилитель не потребляет мощность.

1571673 шине 14 формируется "1". Благодаря открытым транзисторам 4 и 25 нэ второй разрядной шине сохраняется напряжение "О".

Отпирание транзистора 26 обеспечивает формирование "1", на выходе 17, "0" нэ Выходе 16 обеспечивается транзисторами 7 и

12. В режиме перезаписи информации на входы 18 и 19 подается инвертированное напряжение, т.е, "1" на вход 18 и "О" на вход

19. При зтам с помощью транзистора 2 формируется "1" на разрядной шине 15, э с помощью открывшихся транзисторов 3 и 24 — "О" на шине, 14. С помощью транзистора

В режиме считывания.на вход 21 пода ется напряжение "О", При этом закрываются установочные транзисторы 5,6, благодаря чему оказывается возможной подача считываемого сигнала, подаваемого на 5 разрядные шины 14,15 одновременно или позже момента подачи напряжения "О" на вход 21, При подаче считываемого сигнала, на разрядных шинах появляется разность потенциалов. Пусть напряжение нэ разряд- 10 ной шине 14 повышается, а на шине 15

Оста8тся op8)KHMM (равным "О"). Благодаря ,,открытым транзисторам 11,12 повышается напряжение на разрядной шине 14 и передается на ВтороЙ Выход. Таким абра-„-î;ì,,15 считываемый сигнал воздействует не толька HB 3BTBopbI TpGH3NcTQpQB 9,10, Ho N HB внутренние узлы усилителя, соединенные с Выходами 16,17, а следовательно, и зэтворь1 усилительных транзистОРОВ 7,8. После тога 20 как разность потенциалов на разрядных шинах 14,15 станет достаточной для того, чтобы скомпенсировать разбаланс пле- усилителя, обусловленный различием параметров симметричных транзисторов 7 — 10 и 28, 25

29, на тактовый вход 20 падается напряжение "0"; При этом открывается транзистор

13 и закрываются транзисторы 11,12. |3 схеме усилителя на транзисторах 7 — 10, 1=, 28, 29 начинается ре гене рати вн ый и рацесс, .па- 30 сле окончания которого Ifa выходах 16 и 17 устанавливается напряжения "О" и "1"., со-ответствующие считываемой информации.

При этом оказывается открытым транзистор

29,поэтому при изменении напряжения на разрядных шинах на противоположное ("0" на шине 14 и "1" на шине 15), когда транзистор 10 закрывается, на выходе 17 сохраняется "1", а на выходе 16 — "О".

В режиме записи информации (после статического режима) на вход 21 падается напряжение "0". Одновременно на зхады записи i8,19 подается напряжение, CQQTветствующее записываемой информации.

Пусть на вход 18 падается "0", а на вход 19 — инвертированный сигнал "1". При зтам открывается транзистор 1 и нэ разрядной

11 формируется "О" на выходе 17, а с помощью транзисторов 27 и 12 — "1" на выходе 16, ; В р8жим8 восстановления HB Rl_#_Hbf 18—

21 подается напряжение "1" и усилитель устанавливается в состояние. соответствующее статическому режиму, Формула изобретения

Усилитель записи-считывания на

КМДП-транзисторах, содержащий первый и

ВТОРОЙ транзистОры записи р-типа, перВый и вторОЙ переключэтельные транзисторы итипа, первый и второй установочные транзисторы п-типа, первый и второй усилительные транзисторы п-типа, первый и второй нагрузачные транзисторы р-типа, первый и второй ключевые транзисторы птипа, стробирующий транзистор р-типа, первую и вторую разрядные шины, первый и второй выходы, первый и второй входы

3ЭПИСИ, TGKTOBblA И JJCTBHOBQ×HÛÉ ВХОДЫ, шину питания и общую шину, причем затворы первого и второго транзисторов записи р-типа соединены с первым и вторым входом записи соответственно, истоки — с шиной питания и истокам страбирующега транзистора р-типа,сток первого транзистора записи р-типа соединен с первой разрядной шиной,. стоками первых установочного и переключэтельнога транзисторов и-типа и затвором второго переключательнага трэнзистора п-типа, сток второго транзистора р-типа з-писи соединен с второй разрядной шиной, са стоками вторых установочного и переключательнага транзисторов и-типа и затвором первого переключательнога транзистора п-типа, истоки установочных трэнзисторав и-типа соединены с общей шиной

l4 истоками усилительных транзисторов птипа, затворы установочных транзисторов и-типа соединены с установочным входом, сток первого усилительного транзистора итипа соединен с первым входом, со стоком первого нагрузачнага транзистора р-типа и затворам второго усилительного транзистора п-типа, сток второго усилительного транзистора и-типа соединен с вторым выходом, са стокам второго нагрузачнаго транзистора р-типа и затвором первого усилительного транзистора п-типа, истоки нагрузочных транзисторов р-типа соединены со стоком стробирующега транзистора р-типа, затвор

KoTopofo соединен с TBKTQBQA шиной, стОк первого ключевого транзистора и-типа соединен с первой разрядной шиной и затвором первого нагруэочнаго транзистора р-типа, сток второго ключевого транзистора и-типа соединен с второй разрядной шиной

N затворам второго нагрузачнага транзистора р-типа, о т л и ч э ю шийся тем, что., с целью расширения области применения

1571673

Составитель B.Ãîðäoíoâà

Техред M.Ìîðãåíòàë Корректор И.Муска

Редактор M.Циткина

Заказ 1517 Тираж 491 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-Зб, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r, Ужгород, ул.Гагарина, 101 усилителя за счет возможности прохождения записываемой информации на выходы и сохранение считанной информации при изменении напряжения на разрядных шинах, он содержит тоетий и четвертый транзисторы записи р-тйпа, третий и четвертый нагрузочные транзисторы р-типа, третий и четвертый переключательные транзисторы п-типа, причем стоки третьего и четвертого перекл ючател ьн ых транзисторов и-типа соединены с истоками первого и второго переключательных транзисторов и-типа соответственно, истоки — с общей шиной, затворы — с первым и вторым входами записи соответственно и затворами третьего и четвертого транзисторов записи р-типа соответственно, истоки которых соединены с шиной питания, сток третьего транзистора записи.р-типа соединен с вторым выходом, с затвором третьего нагруэочного транзи5 стара р-типа и истоком первого ключевого транзистора п-типа, сток четвертого транзистора записи р-типа соединен с первым выходом. с затвором четвертого нагрузочного транзистора и-типа и истоком второго клю10 чевого транзистора р-типа, затворы ключевых транзисторов и-типа соединены с тактовым входом, стоки третьего и четвертого нагрузочных транзисторов р-типа соединены с первым и вторым выходами соответ15 ственно, истоки — co стоком стробирующего транзистора р-типа.