Устройство для дистанционного управления железнодорожным транспортным средством
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕФСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (Sl)S В 61 1 27/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHGMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
RO ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4390817/!1 (22) 18.01,88 (46) 07.01.91. Бюп. ¹ (71) Всесоюзный научно †исследовател ский институт железнодорожного транспорта (72 ) А. Е. Пыров, Ю. А. Тимохин, Н. В.Копытов, И.И, Трошинкин и Е.К,Гарсия-Галал (53) 656,259.1 (088.8) (56) Авторское свидетельство СССР
N !092080, кл, В 61 Ь 25/04, 1984, (54} УСТРОЙСТВО ДПЛ ДИСТАНЦИОННОГО
УПРАВЛЕ1ИЯ ЖЕЛЕЗНОДОРОЖНЬ!М ТРАНСПОРТН!31M СРЕДСТВОМ (57) Изобретение относится к железнодорожной автоматике и телемеханике, Цель изобретения — повышение надеж— ности. Устройство содержит на каждом блок-посту I 1 — 1. п, коммутатор 2, выходом соединенный с входом дешифратора 3, выходы которого с помощью триггера 4, управляемого ключа 5 подключены к выходу триггера 6, первым
„.80„„1618693 А 1
2 входом связанного с выходом блока 7 сравнения, вход которого соединен с выходи и адре с ного бло ка 8, при это и переключатель 9 подключения входа блоков 10 и I памяти, выходы которых подключены к входам блока 12 сравнения, выходами соединенного с входами блока 13 памяти и выходами блока !! памяти, выход блока 13 подключен к входу блока 14 управления, выходом соединенногс с входами пп фраторов 15 и 16, управляющих работой генератора
20, к выходу которого подключена передающая антенна 2 1; блок-посты 1, !в
I,n по линии 22 связи подсоединены к центральному посту, на котором содержатся органы управления и контроля железнодорожными транспортными средствами. Устройство работает следующим образом. С центрального поста на вход коммутатора 2, находящегося в режиме приема, в зависимости от состояния органов управления, контроля и реальной ситуации подается команда управления
1618693
50 в виде кодового сигнала. При этом приоритет в режиме передачи остается эа центральным постом. Надежность хранения информации на блок-посту
1.1-1.п обеспечивается блоком 12 сравнения и блоками 10, 11 и 13 памяИзобретение относится к железнодорожной автоматике и телемехпнике.
Цель изобретения — повышение надежности устройства.
На фиг. 1 представлена структурная схема блок-поста (рассредоточного объекта); на фиг. 2 — структурная схема центрального поста, Устройство содержит на каждом блок-посту 1,1-1.п коммутатор 2, выход которого соединен с дешифратором
3, четвертый выход которого соединен с входом первого триггера 4, выход которого соединен с входом управляемого ключа 5, другой вход которого соединен с выходом третьего триггера
6, первый вход последнего соединен с выходом первого блока 7 сравнения, вход которого соединен с выходом ад— ре сно ro бло ка 8, переключатель 9, выходы которого соединены с первыми входами блоков 10 и 11 памяти, выходы которых подключены к входам блока 12 сравнения, выходы блока 12 сравнения и блока 11 па, мяти соединены с входами блока 13 памяти,35 выход которого соединен с блоком входа 14 управления, выход которого соединен с входами шифраторов 15 и 16, вторые выходы которых подключены к
40 входам триггера 17 и элемента ИЛИ 18, а первые выходы подключены через элемент ИЛИ 19 к генератору 20, выход .которого подключен к передающей антен— не 21 и через коммутатор 2 к линии
22 связи на центральном посту 23, коммутатор 24, соединенный с первым триггером 25, выход которого соединен с входами элементов HJl!J 26 и 27, вход коммутатора 24 через первый элемент
ИЛИ 28 соединен с выходом первого шифратора 29, другой выход которого соединен с вторым элементом ИЛИ 30, а первый и второй входы соединены с входами шифратора 31 и выходом триггера 32, дешифратор 33, один из выходов которого соединен с одним из входов элемента ИЛИ 34 и входом таймера 35, другие выходы соединены со-ти, Контроль правильности принимаемой информации обеспечивается шифраторами !5 и 16 и элементом ИЛИ 19. Контроль за функционированием блока 14 управления обеспечивается органами контроля на центрапьном посту. ? ил ° ответственно с входами блоков 36-39 сравнения, выход последнего соединен входом блока 40 задания адреса, другой вход блока 39 сравнения соединен с выходом элемента И 41 один из выходов которого соединен с управляемым ключом 42, выход которого подключен к входу блока 43 памяти вычислительной машины, адресные входы которой соединены с дифференциру|ощим блоком 44. Устройство дня дистанционного уп— равления рассредоточенными объектами работает следу1ощим образом, Блок 43 вычислительной машины содержит в себе зпдпние программы для управления рассредоточенными объектами (блок-постами) 1. 1 — I,п. В зависимости от состояния блока 40, который передает команды на адресные входы блока 43, на его выходах формируются команды управления для конкретного блок-поста )i, На первом и втором выходах блока 43 формируются одинаковые команды управления, которые поступают соответственно на третьи входы шифраторов 29 и 31. Последние формируют последовательный код, в который входит информация: апрес блок-поста Ji для которого передаются команды управления, сами команды управления и контрольные разряды, определяющие какой шифратор 29 или 31 передает код в линию связи 22, Исходное состояние блок-постов 1,1-1,п и центрального поста 23— режим приема, но режим приема центрального поста 23, при свободности линии 22 связи, сохраняется небольшое время, которое определяется таймером
35, и по истечении заданного времени центральный пост 23 переводится в режим передачи, В исходном состоянии центрального поста 23 триггеры 25 и
32 находятся в единичном состоянии, Триггер 25 сигналом логического нуля устанавливает .коммутатор 24 в режим приема, который соединяет линию 22 связи и вход дешифратора 33.
10
5 16186
С прямого выхода триггера 32 сигнал логической единицы через элементы ИЛИ 26 и 27 поступает на входы запрета шифраторов 29 и 31, устанавливая их в исходное состояние, и останавливает их работу. Триггер 32 воздействует на входы запрета шифраторов
29 и 31 и подтверждает запрет рабо— ты шифратору 31 и подготавливает к работе шифратор 29. С прямого выхода триггера 32 сигнал также поступает на вторые входы шифраторов 29 и 31.
Как только таймер 35 отсчитает заданное время, сигнал с его выхода через элемент ИЛИ 34 переключит триггер 25 в нулевое состояние, который переключит коммутатор 24 в режим передачи, т.е. соединит линию 22 связи через элемент ИЛИ 28 с выходами шифра- 20 торов 29 и 31, сбросит в нулевое состояние дешифратор. 33, снимает зan- рет с шифратора 9. Шифратор 29 начинает выдавать в линию 22 связи кодовый сигнал, который поступает на вхо- 25 ды-выходы коммутаторов 2 блок †пост
l.1-1.п. Но так как в кодовом сигнале содержится определенный адрес блокпоста li для которого предназначена информация управления, этот кодовый 30 сигнал принимает только определенный блок-пост li.
Коммутаторы 2 блок-постов 1,! — I..n находятся в режиме приЕма, т.е. они соединяют линию 22 связи с входом де— шифратора 3. Последний принимает и расшифровывает поступающий на его вход кодовый сигнал, На первом выходе дешифратора 3 формируется информация адреса блок-поста, поступающая с цен- 40 трального поста 23, Эта информация поступает на блок 7 сравнения, куда также приходит информация с собственного адресного блока 8. Если адрес, поступающий с центрального поста 23, 45 совпадает с адресом адресного блока
8, то на выходе блока 7 сравнения по— является сигнал, который переводит блоки 10 и 11 памяти из режима считывания в режим записи. 50
Сигнал с выхода первого блока 7 сравнения поступает также на вход уп— равления выходами (выборки) триггера
17, который сохраняет свое состояние и на его прямом и инверсном выходах формируются ло гические единицы, тем самым триггер 17 устанавливает шифраторы 15 и 16 в исходное состояние.
Кроме того, сигнал с выхода блока
7. сравнения включает в единичное состояние триггер 6, который, в свою очередь, своим сигналом с прямого выхода включает управляемый ключ 5 и соединяет прямой выход триггера 4 с управляющим входом коммутатора 2, Коммутатор 2 остается в режиме приема, на выходе управляемого ключа 5 сохраняется сигнал логического нуля, так как триггер 4 находится в нулевом состоянии.
На втором выходе дешифратора 3 появляется сигнал, воздействующий на переключатель 9, который соединяет третий выход дешифратора 3 с выходом блока 1О памяти. Положение переключателя 9 задается с центрального поста 23 триггером 32, состояние которого кодируется шифраторами 29 и 31 °
Следовательно, в блок 10 памяти на блок-посту 1 i буде т з аписыв ат ься информации с первого выхода блока 43 памяти вычислительной машины через первый шифратор 29 центрального поста 23, Как только закончится передача информации на центральном посту 23, на втором выходе шифратора 29 появится сигнал, который через элемент ИЛИ 30 установит триггер 25 в единичное состояние и он, в свою очередь, снимет запрет с дешифратора 33, переключит коммутатор 24 в режим приема и запретит работу шифратору 29, устанавливая его в исходное состояние и снимая при этом кодовый сигнал с линии 22 связи. Насту-пает пауза и на четвертом выходе дешифратора 3 блок-поста li появляется сигнал, который переключаег триггер 4 в единичное состояние.
Сигнал логической единицы с прямого выхода триггера 4 сбрасывает в нулевое состояние дешифратор 3 и переключает коммутатор 2 в режим передачи, т,е, соединяет линию 22 связи через второй элемент ИЛИ 19 с первыми выходами шифраторов 15 и 16, Сброс дешифратора 3 приводит к несовпадению информации на входах первого блока 7 сравнения и на его выходах появляется сигнал логического нуля, который снимает запрет с второго триггера 17, и на его прямом и инверсном выходах появляются сигналы соответствующие его состоянию. Следовательно, снимается запрет с шифратора 15, который формирует кодовый сигнал в линик
1618693
22 связи на центральном посту 23.
Этот кодовый сигнал состоит из собственного адреса блок-поста 1, информации с выхода блока 10 памяти, информации о состоянии переключателя 9 и контрольной информации с выходов блок а 14 упр авл ения, Кодовый сигнал с выхода коммутатора 2 блок-поста li поступает на центральный пост 23 и через коммутатор
24 приходит на вход дешифратора 33, который принимает этот сигнал и расшифровывает его. На первом выходе дешифратора 33 Формируется информация адреса блок-поста l i которая поступает на первый блок 36 сравнения. Если эта информация совпадает с информацией блока 40, то на выходе первого блока 36 сравнения появляется сигнал, который разрешает работу блока
37 сравнения.
С втор о го выхода дешифр атор а 33 информация о состоянии переключателя
9 на блок-посту li поступает на вход 35 второго блока 37, которая должна соответствовать состоянию триггера 32.
При совпадении этой информации на вы— ходе блока 37 появляется сигнал, который разрешает работу блоку 38 и 30 включает управляемый ключ 42, который подключает четвертый выход дешифратора 33 к входу блока 43 памяти вычислительной машины.
Информация третьего блока 38 сравнивается с информацией на первом выходе блока 43. Если информация на входах блока 38 одинаковая, то на выходе его появляется сигнал, который переключает триггер 32 в нулевое сос- 40 тояние, тем самым подготавливая к работе шифратор 31 и запрещая работу шифратору 29. С четвертого выхода дешифратора 3 информация о состоянии работы блоков 1.4 управления блок-пос- 45 та li поступает в блок 43 памяти.
Как только закончится передача информации с блок-поста шифратором 15, на втором его выходе появляется сигнал, который устанавливает триггер 17 50 в единичное состояние, а он, в свою очередь, запрешает работать шифратору 15 и, цает разрешение на работу шифратору 16 и через первый элемент
ИДИ 18 устанавливает триггеры 4 и б
55 в нулевое состояние. Это приводит к снятию запрета с дешифратор а 3, к оммутатор ? переключается в режим приема, выключ а ется у пг авл я « ый кл к ч 5.
В линии 22 связи наступает пауза, которая воспринимается на центральном посту 23 дешифратором 33, и на пятом его выходе появляется сигнал, который сбрасывает в нулевое состояние таймер 35, через третий элемент
ИЛИ 34 устанавливает триггер 25 в нулевое состояние, который, в свою очередь, переключает коммутатор 24 в режиме передачи, сбрасывает дешифратор 33 в нулевое состояние, снимает запрет с шифратора 31, который бу- дет передавать кодовый сигнал через элемент ИШ1 28 и коммутатор 24 в линию 22 связи для того же блок-поста
l i но этот кодовый сигнал шифратор
31 формирует из команд, поступающих с второго выхода блока 43, а .также с блока 40 и прямого выхода триггера
32. Эта информация, как и в первом случае, принимается на блок-посту li дешифратором 3 и обрабатывается так же, как и в первом случае, только переключатель 9 устанавливается в другое положение, так как второй триггер 32 на центральном посту 23 переключается, и информация на его выходе становится интенсивной и соединяет третий выход дешифратора 3 с входом блока 11 памяти, в который записывается информация управления.
По завершению передачи информации с центрального поста 23 происходят те же переключения блоков, как и в первом случае, с разницей только в том, что на блок-посту l i информации в линию связи выдает шифратор 16. На центральном посту 23 поступающий кодовый сигнал так же, как и в первом случае, обрабатывается дешифратором 33 и блоками 36 и 37, и при совпадении информации на входах блоков 36 и 37 сравнения на выходе блока 37 появляется сигнал логической единицы, который поступает на вход элемента И 41 на другом вхо-. де его. уже имеется логическая единица с инверсного выхода триггера 32, который переключается в состояние нуля сигналом с выхода блока 38, следовательно, на выходе элемента И 41 появляется сигнал, который разрешает производить сравнение информации с второго выхода блока 43 памяти и третьего выхода дешифратора 33. Если информация на входе блока 39 сравнения одинакова, на его выходе появляется сигнал, который поступает ча вход блока
40 задания адреса и изменяет в нем
1618693!
0 адрес для обращения к следующему блок-посту 1 ° i+1 ° Изменение адреса на выходе блока 40 изменяет соответственно и команды управления на выходах блока 43, а также кратковременно включает дифференцирующий блок 44, который устанавливает триггер 32 в исходное единичное состояние.
После наступления паузы в линии
22 связи коммутатор 24 центрального
I0 поста 23 вновь включается в режим передачи и центральный пост 23 будет передавать информацию уже для следукщего блок-поста I i+I На предыдущем
15 блок-посту I i при равенстве на выходах многоразрядных блоков 10 и !! памяти сигнал с выхода второго блока
12 сравнения поступает на вход режима "Запись и трансляция" блока 13 памяти, который перез аписыв ает инфор20 мацию с выхода блока 11 памяти, С вь:- хода блока 13 сигналы поступают на входы блока 14 управления данного объекта (блок-поста Ii), 25
Формула из обр ет ения
Устройство для дистанционного управления железнодорожным транспортным 30 средством, содержащее на транспортном средстве дешифратор, первый выход которого соединен с первым входом блока сравнения, управляемый ключ, блок памяти и, управляемый переключатель, 35 а на пункте управления — дешифратор, шифратор, блок сравнения, о т л и ч а ю щ е е с я тем что, с целью повышения надежности, оно снабжеHQ на транспортном средстве коммутатором, триггерами, элементами ИЛИ, дополнительными блоками памяти, шифраторами, дополнительными блоками сравнения, блоком адреса, выходом соединенным с первыми входами первого и второго 45 шифраторов и вторым входом первого блока сравнения, выход которого соединен с управляющими входами первого и второго блоков памяти, управляющими входом первого триггера и од50 ним входом второго триггера, выходом соединенного с входом управляемого ключа, а втором входом связанного с выходом первого элемента ИЛИ и одним входом третьего триггера, другим входом подключенного к второму входу дешифратора, а выходом — к управлякщим входам дешифратора и управляемого ключа, выход которого подключен к коммутатору, выходом соединенному с входом дешифратора, третий выход которого соединен с управляющим входом управляе-. мого переключателя и вторыми входами первого и второго шифраторов, четвертый выход — к входу управляемого переключателя, выходы которого соединены со входами соответственно первого и второго блоков памяти, выход первого из которых подключен к одному входу .второго блока сравнения и третьему входу первого шифратора, а выход вто рого блока памяти — к второму входу второго блока сравнения, третьему входу второго шифратора и входу третьего блока памяти, к управлякщему входу которого подключен выход второго блока сравнения, а выход через блок управления подключен к четвертым входам первого и второго шифраторов, управляющие входы которых подключены к соответствукщим выходам первого триггера, первый и второй входы которого соединены с первыми выходами соответственно первого и второго шифраторов и соответственно с первым и вторым входами первого элемента ИЛИ, а вторые выходы первого и второго шифраторов подключены к соотве ствующим входам второго элемента ИЛИ, выходом связанного с входом передатчика и коммутатора, а в пункте управления— .триггерами, элементами ИЛИ, дополнительным шифратором, элементом И, дополнительными блоками сравнения, блоком управления, передатчиком, блоком задания адреса, таймером, дифференцирующим блоком, управляемым блоком памяти, упр авляемым ключом, выходом с.оединенным с управлякщим входом управляемого блока памяти, входом подключенного к выходу задания адреса, подключенному к первым входам первого и второго шифраторов, дифференцирующего блока и первого блока сравнения, вы-. ход которого соединен с управлякицим входом второго блока сравнения, второй вход которого соединен с первым выходом дешифратора, второй выход которого связан с первым входом второго блока сравнения, третий выход — с .первыми входами третьего и четвертого блоков сравнения, четвертый выход — с входом управляемого ключа, пятый выход — с входом таймера и первым входом первого элемента ИЛИ, второй вход которогц подключен к выходу таймера и второму входу дифференцирующего блока, выхо1618б93
Составитель Э, Кондратенко
Техред М.Дидык
Редактор А,Козориз
Корр е кто р В. Гир ня к
Подписное
Тир аж
3 аказ 19
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,101 дом связанного с одним входом первого триггера, другой вход которого соединен с выходом третьего блока сравнения, управляющим входом связанного с выходом второго блок сравнения, управляющим входом управляемого ключа и первым входом элемента И, второй вход которого соединен с одним выходом первого триггера и второго элемента ИЛИ, а выход с управляющим входам четвертого блока сравнения, связанного выходом с входом блока задания адреса, а вторым входом — с первым выходом управляющего блока памяти и вторым входом второго шифратора, третий вход которого связан с вторым выходом первого триггера, вторым входом второ го бло ка ср авнения, первым входом третьего элемента ИЛИ и вторым входом первого шифратора, третьим входом соединенного с вторыми выходами управляемого блока памяти и третьего блока сравнения, а управляющие входы пер вого и второ го шифраторов подключены соответственно к выходам второго и третьего элементов
ИЛИ, вторые входы которых соединены с первым выходом второго триггера, вторым выходом связанного с управляющим входом коммутатора, 1Iepвым входом с выходом первого элемента ИЛИ, вторым входом — с выходом четвертого элемента ИЛИ, первым входом соединенного с первым выходом второго шифратора, вторым входом — с первым выходом пер вог<. шифр атор а, второй выход которого связан с первым входом пятого элемента ИЛИ, второй вход которого соединен с вторым выходом второго шифратора, а выход — с входом комму20 татора, выход которого подключен к входу дешифратора, а другие вход и выход связаны с выходом и входом коммутатора пункта управления,