Устройство для отбраковки дрейфовых транзисторов
Реферат
Устройство для отбраковки дрейфовых транзисторов, содержащее генератор высокочастотного синусоидального напряжения, клемму для подключения коллектора испытуемого транзистора и клемму для подключения эмиттера испытуемого транзистора, которая соединена с первым выводом резистора и через конденсатор - с общей шиной устройства, отличающееся тем, что, с целью повышения производительности отбраковки, оно снабжено управляемым усилителем, генератором треугольного напряжения, детектором, дифференцирующим блоком, инвертором, четырьмя пороговыми блоками, регистром и блоком индикации, при этом выход генератора высокочастотного синусоидального напряжения подключен к входу управляемого усилителя, управляющий вход которого соединен с выходом генератора треугольного напряжения, вход которого соединен с шиной пуска, выход управляемого усилителя подключен к клемме для подключения коллектора испытуемого транзистора и через детектор - к входам первого и второго пороговых блоков, выходы которых соединены соответственно с первым и вторым входами регистра, вход сброса которого соединен с шиной сброса устройства, клемма для подключения эмиттера испытуемого транзистора соединена с входом третьего и четвертого пороговых блоков и входом дифференцирующего блока, выход которого подключен к входам стробирования первого и третьего пороговых блоков и через инвертор - к входам стробирования второго и четвертого пороговых блоков, выходы третьего и четвертого пороговых блоков соединены соответственно с третьим и четвертым входами регистра, выходы которого соединены соответственно с входами блока индикации, второй вывод резистора соединен с общей шиной устройства.