Резервированное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

11

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пц640375

Союз Советских

Социалистических

Республик

=+. @ -:;ч .», ч

"" Ф фЪ (61) Дополнительное к авт. свид-ву (22) Заявлено 17.08.77 (21) 2517900/18-24 (51) М. 1хл.б 11 С 29,00 с присоединением заявки хе—

Государственный комитет (23) Приоритет (43) Опубликовано 30.12.78, Бюллетень Ne 48 (45) Дата опубликования описания 30.12.78 (53) УДК 681.327.6 (088.8) ло делам изобретений и открытий (72) Авторы изобретения

В. А. Шастин, В. П. Петровский и М. А. Кацев (71) Заявитель (54) РЕЗЕРВИ РОВАН НОЕ ЗАПОМИ НА1ОЩЕЕ УСТРОЙСТВО

Изобретение относится к запоминающим устройствам.

Известны резервированные запоминающие устройства (1, 2).

Одно из известных резервированных за- 5 поминающих устройств содержит блок контроля, числовые регистры, резервные блоки памяти, коммутаторы (1).

Недостатком этого устройства являются большие аппаратурные затраты. 10

Из известных устройств наиболее близким техническим решением к изобретению является резервированное запоминающее устройство, содержащее регистр числа, регистр адреса, выходы которого подключены 15 к входам рабочих и резервного блоков памяти, коммутаторы и блок контроля (2).

Недостаток такого устройства заключается в малой скорости работы при парировании неисправностей. 20

Цель изобретения — повышение быстродействия устройства.

Поставленная цель достигается тем, что устройство содержит дополнительный регистр и сумматор, входы которого подклю- 25 чены соответственно к выходам резервного блока памяти и первого коммутатора, а выход соединен с входом дополнительного регистра. Выходы рабочих блоков памяти и один из выходов регистра адреса подключсны соответственно к входам первого коммутатора и второго коммутатора (выход которого соединен с входом регистра числа.

Входы третьего коммутатора подключены соответственно к выходам регистра числа, дополнительного регистра и блока контроля, вход которого соединен с выходом регистра числа.

На чертеже изображена блок-схема предложенного устройства.

Устройство содержит регистр 1 адреса, один из разрядов 2 которого служит для занесения признака обращения к первому 3 или второму 4 рабочему блоку памяти, резервный блок 5 памяти, первый 6 и второй

7 коммутаторы, регистр 8 числа, сумматор 9, блок 10 контроля, третий коммутатор 11 и дополнительный регистр 12.

Входы сумматора 9 подключены соответственно к выходам блока 5 и коммутатора

6, а выход соединен с входом регистра 12.

Выходы блоков 3 ti 4 и один из выходов регистра 1 (являющийся разрядным выходом разряда 2 регистра 1) подключены соответственно к входам коммутаторов б и 7. Выход коммутатора 7 соединен с входом регистра 8. Входы коммутатора 11 подключены к выходам регистров 8 и 12 и блока 10, вход которого соединен с выходом регистра 8.

640375

Работа запоминающего устройства происходит следующим образом.

Адрес ячейки, к которой необходимо обратиться, записывается в регистр 1, в один из разрядов 2 которого заносится признак обращения к первому 3 или второму 4 рабочему блоку памяти. Если обращение производится к блоку 4, то считанная с него информация через коммутатор 7 записывается на регистр 8 числа. Одновременно на суMматор 9 поступает информация, считанная по тому же адресу с блока 5 и через коммутатор 6 с блока 3. Сумма по модулю два информации, считанной с блоков 3 и 5, записывается на регистр 12.

Если блоком 10 контроля не зарегистрировано искажений содержимого регистра 8 числа, то эта информация через коммутатор 11 поступает на выход устройства.

В случае отрицательного результата контроля, через коммутатор 11 на выход устройства поступает содержимое регистра 12.

Когда обращение производится к блоку

3, считанная с него информация через коммутатор 7 записывается на регистр 8 числа, одновременно на сумматор 9 поступает информация, считанная по тому же адресу с блока 5 и через коммутатор 6 с блока 4.

Сумма по модулю два информации, считанной с блоков 5 и 4, записывается на регистр 12.

В остальном работа устройства не отличается от описанной.

Таким образом, при неисправности одного пз рабочих блоков памяти обеспечивается выдача правильной информации из запоминающего устройства без дополнительных затрат времени.

Формула изобретения

Резервированное запоминающее устройство, содер>кащее регистр числа, регистр адре10 са, выходы которого подключены к входам рабочих и резервного блоков памяти, коммутаторы и блок контроля, о т л и ч а ю щ е ес я тем, что, с целью повышения быстродействия, устройства, оно содержит дополни15 тельный регистр и сумматор, входы которого подключены соответственно к выходам резервного блока памяти и первого коммутатора, а выход соединен с входом дополнительного регистра, выходы рабочих блоков

20 памяти и один из выходов регистра адреса подключены соответственно к входам первого коммутатора и второго коммутатора, выход которого соединен с входом регистра числа, входы третьего коммутатора подклю25 чены соответственно к выходам регистра числа, дополнительного регистра и блока контроля, вход которого соединен с выходом регистра числа.

Источники информации, д0 принятые во внимание при экспертизе

1. Патент США М 3659275, кл. 340 — 1725, опублик. 1972.

2. Авторское свидетельство СССР.

Хо 217458, кл. G 11С 29/00, 1968.

Зак. 1325/15 Тираж 692

Подписное

НПО Госкомизобретений

Типография, пр. Сапунова, 2