ДРАЕНКОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ
Изобретатель ДРАЕНКОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ является автором следующих патентов:
![Тестопригодный сумматор Тестопригодный сумматор](https://img.patentdb.ru/i/200x200/c5f1eb3d2268940a4c6941cfd0e0681c.jpg)
Тестопригодный сумматор
Изобретение относится к вычислительной технике. Цель изобретения - повышение быстродействия, обеспечение тестопригодности. Цель достигается тем, что тестопригодный сумматор, содержащий в каждом разряде входы первого и второго операндов, вход переноса, два элемента РАВНОЗНАЧНОСТЬ, причем входы первого элемента соединены со входами первого и второго операндов, выход соединен с первы...
1522214![Устройство для умножения матриц Устройство для умножения матриц](https://img.patentdb.ru/i/200x200/66a79471eee4b45ba46b5205a05ca88e.jpg)
Устройство для умножения матриц
Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах и устройствах цифровой обработки сигналов для перемножения матриц. Цель изобретения - упрощение контроля работоспособности. Вычислительные модули соединены в матрицу таким образом, что обеспечиваются два режима работы - основной (перемножение матриц) и тестирования....
1536399![Тестопригодное логическое устройство Тестопригодное логическое устройство](https://img.patentdb.ru/i/200x200/d12c30e157145f947c0ed506aee1f14e.jpg)
Тестопригодное логическое устройство
Изобретение относится к автоматике и вычислительной технике и предназначено для построения тестопригодных вычислительных устройств. Цель изобретения - упрощение проверяющего теста. Устройство содержит К групп информационных входов 1<SB POS="POST">1.1</SB>-1<SB POS="POST">к.N</SB> (К - количество конъюнктивных групп, N - количество аргументов конъюктивной гр...
1615722![Модуль логического устройства Модуль логического устройства](https://img.patentdb.ru/i/200x200/6cf6e2a796b710510d1f49636c4e9b03.jpg)
Модуль логического устройства
Изобретение относится к автоматике и вычислительной технике и предназначено для построения устройств, реализующих произвольные системы булевых функций Цель изобретения - упрощение модуля за счет сокращения обьема оборудования Мо дуль логического устройства содержит труп пу информационных входов Ь 12m (2m - общее количество аргументов), четыре настроечных входа 2 5, гри элемента И...
1684790![Пирамидальный дешифратор Пирамидальный дешифратор](https://img.patentdb.ru/i/200x200/863fb4bf1bf64fbbea26952ad322d4e9.jpg)
Пирамидальный дешифратор
Изобретение относится к вычислительной технике и может быть использовано при построении легко тестируемых устройств. Цель изобретения - сокращение времени диагностики пирамидального дешифратора . Пирамидальный дешифратор строится на основе двухвходовых узлов дешифрации, каждый из которых содержит две группы элементов равнозначности и четыре группы мажоритарных элементов. С помощь...
1727123