КИКУТИ Тецуо (JP)
Изобретатель КИКУТИ Тецуо (JP) является автором следующих патентов:
Подложка матрицы тпт и жидкокристаллическая панель отображения
В подложке (20) матрицы содержатся элементы ТПТ и пиксельные электроды, соответственно соединенные с элементами ТПТ, которые расположены в виде матрицы на изолирующей подложке. Подложка матрицы включает в себя: линии шины затворов, изготовленные из первого металлического материала (M1); линии шины истоков, изготовленные из второго металлического материала (М2); пиксельные электроды, изготовленны...
2491591Подложка матрицы и жидкокристаллическая панель отображения
Настоящее изобретение относится к (i) подложке матрицы, в которой элементы тонкопленочных транзисторов (TFT) и другие компоненты обеспечиваются на изолирующей подложке, и (ii) жидкокристаллической панели отображения, изготовленной с подложкой матрицы. Жидкокристаллическая панель отображения содержит подложку матрицы, содержащую: изолирующую подложку, имеющую область отображения и ее окружающую о...
2495498