КОВАЛЕНКО СЕРГЕЙ САВВИЧ
Изобретатель КОВАЛЕНКО СЕРГЕЙ САВВИЧ является автором следующих патентов:
Блок согласования с магистралью
ОП HCAH HE ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (51)М. Кл.2 (22) Заявлено 2906,77 (21) 2501719/18-24 (085959) с присоединенИем заявки ¹ G 06 F 3/04 Государственный комитет СССР по делам изобретений и открытий (23) Приоритет Опубликовано 05.05.8(1Бюллетень № 17 Дата опубликования описания 050580 (5...
732841Устройство для обмена информацией
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Сощиалистических Республик
941978Узел идентификации адреса магистрального модуля
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61)Дополнительное к авт. саид-ву(22) Заявлено 22. 04. 80 (21) 2914695/18-24 с присоединением заявки ¹ (23) ПриоритетОпубликовано 30.10.82. Бюллетень ¹ 40 Союз Советских Соцналнстнческнх Республик «i>970369 f51tМ Nn з G 06 F 9/36 Государственный комитет.СССР по делам изобретений и открытий (S3) УДК 681.325 (088 ° 8) ДатЭ опуб...
970369Блок формирования сквозного переноса в сумматоре
БЛОК ФОРМИРОВАНИЯ СКВОЗНОГО ПЕРЕНОСА В СУММАТОРЕ, содержащий , в каяодом разряде четыре МДПтраиэистора , затвор из которых подключен к входу полусуммы данного разряда, исток - к входу переноса данного разряда, а сток - к вы-, ходу переноса данного разряда, затвор второго МДП-транзистора подключен к входу произведения данного, разряда, исток его - к шине нулевого потенциала блока,...
1042012Процессор микро-эвм
ПРОЦЕССОР МИКРОЭВМ, содержащий блок .сверхоперативной памяти , блок микропрограммного управления , интерфейсный блок, регистр состояния процессора и арифметикологический блок, причем первый входвыход арифметико-логического блока соединен с входом-выходом блока сверхоперативной памяти, второй вход-выход - с входом-выходом интерфейсного блока и первым входом блока микропрограммного...
1042026Динамический логический элемент на мдп-транзисторах
1. ДИНАМИЧЕСКИЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НА Мда-ТРАНЗИСТОРАХ, содержащий транзистор с индуцированным ка налом и логическую транзисторную цепь на транзисторах с индуцированным каналом , затвор каждого из которых соединен с соответствующим информационным входом логической транзисторной цепи, управляющий вход которой соединен с входом первого тактового сигНсша устройства, а выход - с сток...
1058063Формирователь импульсов
Изобретение относится к области электроники и может найти применение в интегральных схемах на МДП-транзисторах преимущественно дпя построения углов синхронизации микропроцессорных интегральных схем. Цель изобретения - расширение функциональных возможностей путем обеспечения формирования неперекрыванлцихся парафазных сигналов. Формирователь содержит МДП- транзисторы 1...12 обогаще...
1431054Схема формирования переносов сумматора
Изобретение относится к вмчислительной технике и может быть использовано в многоразрядных сумматорах. Целью изобретения является повышение .быстродействия схемы Лормироилния переносов сумматора. Схема содержит последовательно включенные секции обходного переноса, каждая из которых состоит из блоков 1 переноса, имеющих каждый вход 2 распространения , вход 3 генерации переноса, вхо...
1624443Динамическая программируемая логическая матрица
СОЮЗ СООЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИК (g1)g G 11 С 15/04 ОЛИСАНИЕ ИЗОБРЕТЕНИЯ К А BTOPCKOMV СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТНЯТИЯМ ПРИ ГКНТ СССР (21) 4694769/24 (22) 23,05.89 (46) 15.03.91. Бюл. У 10 (72) В.П.Горский, Е,И.Мироненко и С.С;Коваленко (53) 68 1.327.6 (088 .8) (56) Neil Н L . Weste et al, Principles of CM0S VLSI Design. — Addiso...
1635217Блок формирования переноса
Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ. Цель изобретения - уменьшение площади, занимаемой на кристалле, и повышение быстродействия. Блок формирования переноса содержит шину 15 питания, общую шину 14, вход 11 распространения переноса, вход 10 генерации переноса, входы 9 переноса, выход 13 переноса, вход 12 синхрони...
1679482