ТЕЛЕНКОВ ВЯЧЕСЛАВ ВИКТОРОВИЧ
Изобретатель ТЕЛЕНКОВ ВЯЧЕСЛАВ ВИКТОРОВИЧ является автором следующих патентов:
![Микропроцессорная вычислительная система Микропроцессорная вычислительная система](https://img.patentdb.ru/i/200x200/d29c272ea925700f31e574f6733358bb.jpg)
Микропроцессорная вычислительная система
ОП ИСА »л Вессс:""-. ç ""ê ÿ Ã ;"6 4 О25 Союз Советских Социалистических республик И3ОБРЕТЕН Ия (Я) Дополнительное к авт. свил-ву(22) Заявлено 22.09.75 (21) 2170455/18-24 е присоединением заявки № (23) Приоритет(51) М. Кл,, Q 06 Р 15/16 Гесудерствеиный хеетет СССР ее делан изабретеей в етхрнтах (53) УДК 681.323 (088.8 ) Опубликовано15.07.79.Бюллетень № 26 Даы опубликования оп...
674025![Блок согласования с магистралью Блок согласования с магистралью](https://img.patentdb.ru/i/200x200/105e8c877c92aeb853c94d04a18260c7.jpg)
Блок согласования с магистралью
ОП HCAH HE ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (51)М. Кл.2 (22) Заявлено 2906,77 (21) 2501719/18-24 (085959) с присоединенИем заявки ¹ G 06 F 3/04 Государственный комитет СССР по делам изобретений и открытий (23) Приоритет Опубликовано 05.05.8(1Бюллетень № 17 Дата опубликования описания 050580 (5...
732841![Устройство для обмена информацией Устройство для обмена информацией](https://img.patentdb.ru/i/200x200/8b2a2eab4f2bfac1fcd9c2e9907a536c.jpg)
Устройство для обмена информацией
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Сощиалистических Республик
941978![Преобразователь уровней Преобразователь уровней](https://img.patentdb.ru/i/200x200/b93750db19e54aeb9fa7c2bd622c85c3.jpg)
Преобразователь уровней
ПРЕОБРАЗОВАТЕЛЬ УРОВНЕЙ, содержащий элементы И-ЯЕ, ИЛИ-НВ, первые входы которых подключ ы к информационной шине, вторые - к первой и вторс шинам управляЕОЬ1их сигналов соответственно, а выхсщы соответственно - к затворам р-канального и п-канешьного МОП-транзисторов, включенных последовательно между первой шиной питания и общей шиной , стоки которых подключены к выходной шине, от...
1019635![Процессор микро-эвм Процессор микро-эвм](https://img.patentdb.ru/i/200x200/0f095d4202bae6cd2e32fe354cb603c0.jpg)
Процессор микро-эвм
ПРОЦЕССОР МИКРОЭВМ, содержащий блок .сверхоперативной памяти , блок микропрограммного управления , интерфейсный блок, регистр состояния процессора и арифметикологический блок, причем первый входвыход арифметико-логического блока соединен с входом-выходом блока сверхоперативной памяти, второй вход-выход - с входом-выходом интерфейсного блока и первым входом блока микропрограммного...
1042026![Устройство для подключения к магистрали Устройство для подключения к магистрали](https://img.patentdb.ru/i/200x200/a3fd6968239ca5276a33d6586cc2b2ac.jpg)
Устройство для подключения к магистрали
Устройство относится к вычислительной технике и может, быть использовано при проектировании цифровых интегральных схем. Цель изобретенияповышение быстродействия и надежности подключения к магистрали. Устройство содержит элементы НЕ, триггер, элемент И-НЕ, элемент ИЛИ-НЕ и формирователь уровня выходного сигнала, выполненный на МДП-транзисторах.З ил. to ND О) 4: С СОЮЗ СОВЕТСКИ...
1226480![Триггер Триггер](https://img.patentdb.ru/i/200x200/226359c782711597eea92def6a169bea.jpg)
Триггер
Изобретение относится к импульсной технике и может быть использовано при построении триггерных систем. Цель изобретения - расширение функциональных возможностей - достигается путем выполнения функций хранения, записи и логических функций умножения и слежения за вновь поступающей информации и хранимой. Поставленная цель достигается введением новых межэЛементных и функциональных св...
1277357![Двунаправленный формирователь Двунаправленный формирователь](https://img.patentdb.ru/i/200x200/e8af22b9a817977e49d9fd8df77bef54.jpg)
Двунаправленный формирователь
Изобретение относится к области ,коммутационной вычислительной техники . Может быть использовано в интегральных цифровых и аналоговых микросхемах , например на МДП-структурах. Цель изобретения - повышение надежности и нагрузочной способности устройства - достигается введением второго триггера, дополнительных элементов ИЛИ-НЕ и магистральных элементов, а также за счет обеспечения...
1277374![Формирователь выходного сигнала Формирователь выходного сигнала](https://img.patentdb.ru/i/200x200/8095ab9c4804be0928088df2e130209a.jpg)
Формирователь выходного сигнала
Изобретение относится к электронной коммутационной и вычислительной технике. Может использоваться в буфернык устройствах ввода-вывода интегральных схем. Цель изобретениярасширение функциональных возможностей - достигается за счет введения в формирователь выходного сигнала второго элемента И-НЕ 5 и устройства сравнения 6, состоящего из элемента 1-ШИ-И/НЕ 7 и двух инверторов 8 и 9....
1277384![Элемент памяти Элемент памяти](https://img.patentdb.ru/i/200x200/feea665163338586e18d606a6b3067da.jpg)
Элемент памяти
Изобретение относится к вычислительной технике, в частности к эле1«нтам памяти на КМОП-транзисто- jsax. Цель изобретения - повышение надежности и упрощение схемы элемента памяти, расширение функциональных возможностей элемента памяти за счет включения второго направления записи информации. Поставленная цель достигается тем, что в элемент памяти введены второй инвертор, второй, тр...
1336113![Устройство тактовой синхронизации Устройство тактовой синхронизации](https://img.patentdb.ru/i/200x200/7a9068b5e3cb59c4ecf30cea3699db4a.jpg)
Устройство тактовой синхронизации
Изобретение относится к технике передачи цифровой информации и уменьшает время вхождения в синхронизм . Устр-во содержит задающий г-р I, делители частоты (ДЧ) 2-4, блок 5 вьщеления значащих моментов входного сигнала, эл-ты ИЛИ 6 и 7, эл-т И 8. Блок 5 содержит регистр 9 сдвига , полусумматор 10. При отсутствии входного сигнала на выходе полусумматора устанавливается состояние логи...
1356248![Усилитель считывания Усилитель считывания](https://img.patentdb.ru/i/200x200/9294072b2d3ef4e6a0b43631c06412df.jpg)
Усилитель считывания
Изобретение относится к вычислительной технике, в частности к запоминающим устройствам. Целью изобретения является повьшение быстродействия . Усилитель считывания содержит первый 1 и второй 2 переключающие элементы на транзисторах первого типа проводимости, первый 3 и второй 4 управляющие элементы на транзисторах первого типа проводимости , элемент, НЕ 5, третий 6 и четвертый 7 у...
1392592![Одноразрядный сумматор Одноразрядный сумматор](https://img.patentdb.ru/i/200x200/7ca1945c43f4a153cee088c05a1834f5.jpg)
Одноразрядный сумматор
Изобретение относится к автоматике и вычислительной технике. Цель изобретения - повышение надежности сумматора за счет включения цепей формирования парафазных сигналов. Одноразрядный сумматор содержит шесть элементов И-ИЛИ-НЕ 1-6, три элемента НЕ 7, 8 и 9, входы Ю, 11 прямого и инверсного сигналов переноса сумматора, входы 12, 13 прямого и инверсного сигналов данного первого опер...
1410022![Функциональный коммутатор на кмдп-транзисторах Функциональный коммутатор на кмдп-транзисторах](https://img.patentdb.ru/i/200x200/b853470692f7f15df46873c7bd8158bb.jpg)
Функциональный коммутатор на кмдп-транзисторах
Изобретение относится к области вычислительной техники и может быть использовано в интегральных КМДП-схемах в качестве формирователя сигналов и логического устройства. Целью изобретения является расширение функциональных возможностей устройства за счет формирования на его выходах как противофазных, так и синфазных сигналов. Для достижения цели в устройство, содержащее первый 1 и в...
1506540![Элемент памяти Элемент памяти](https://img.patentdb.ru/i/200x200/f3a30316e6bceb82bce5d8c2c3539986.jpg)
Элемент памяти
Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, реализуемых на базовых матричных кристаллах. Целью изобретения является повышение надежности элемента памяти. Для этого в элемент памяти введены третий и четвертый элементы НЕ и третий и четвертый ключевые элементы на транзисторах. 3 ил. СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБ...
1594604![Самодиагностируемое парафазное асинхронное логическое устройство Самодиагностируемое парафазное асинхронное логическое устройство](https://img.patentdb.ru/i/200x200/d9601adddbfb18f46033bf36f1647ef4.jpg)
Самодиагностируемое парафазное асинхронное логическое устройство
СОЮЗ СОВЕТСКИХ СОЦИАЛ ИСТИЧ Е С К ИХ РЕСПУБЛИК ((9) ((>) (Я)5 6 06 F 15/46 ГОСУДАРСТВЕННЫЙ КОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ ПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 11 (21) 4496253/24 (22) 13.09.88 (46) 23,04.91. Бюлль 15 (72) В.В.Теленков, А.И.Моторин и В,M.Кривошапко (53) 681.3 (088.8) (56) Авторское свидетельство СССР М 1027735, кл. G 06 F 15/4...
1644168!["одноразрядный десятичный сумматор в коде "5421" "одноразрядный десятичный сумматор в коде "5421"](https://img.patentdb.ru/i/200x200/a3d889266160a4bbdcd64effc35bc1a8.jpg)
"одноразрядный десятичный сумматор в коде "5421"
Изобретение относится к цифровой технике . Целью изобретения является повышение контролепригодности сумматора. Одноразрядный десятичный сумматор содержит трехразрядный двоичный сумматор 1, корректирующий трехразрядный двоичный сумматор 2, сумматор 3 по модулю два, блок 4 формирования сигнала переноса, блок 5 формирования сигнала коррекции, элемент И-НЕ 6. элемент ИЛИ-НЕ 7. Суммат...
1658143![Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков](https://img.patentdb.ru/i/200x200/0bd7132e72423fcfa6105dd388d52c32.jpg)
Устройство для контроля парафазных логических блоков
Изобретение относится к вычислительной технике и может использоваться в системах технического диагностирования. Цель изобретения - повышение достоверности контроля. Устройство содержит два блока сумматоров по модулю два, три элемента И, элемент НЕ. два D-триггера. Уст- ( ройства позволяет выявлять как логические, так и Динамические неисправности контролируе- , мого блока. 1 ил....
1716517![Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков](https://img.patentdb.ru/i/200x200/2ac2cd4ec4a6501e74cd20f7adf5fc70.jpg)
Устройство для контроля парафазных логических блоков
Изобретение относится к вычислительной технике, более конкретно к устройствам для регистрации неисправностей и отказов логических схем, и наиболее эффективно применимо для внутрисхемного контроля парафазных БИС. Цель изобретения - расширение области применения. Устройство содержит два триггера, элемент И, элемент ИЛИ-НЕ, элемент ИЛИ, узлы формирования сигналов Эквивалентность и Н...
1837290