PatentDB.ru — поиск по патентным документам

ДЬЯЧЕНКО ЮРИЙ ГЕОРГИЕВИЧ

Изобретатель ДЬЯЧЕНКО ЮРИЙ ГЕОРГИЕВИЧ является автором следующих патентов:

Логический элемент

Логический элемент

  ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Реснубпик

997252

Многофункциональный логический элемент

Многофункциональный логический элемент

  ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Colo 3 Советскин Социалистических Республик (11)1 005313 {6l ) Дополнительное к авт. свид-ву (22) Заявлено 10.08.81 (2l ) 3325202/18;71 с присоединением заявки J4 (23) П риоритет Опубликовано 15.03,83. Бюллетень М 10 Дата опубликования описания 15.03.83 (51)M. Кл. Н 03 К 19/01 Гвсудерстеееа1 квинтет СССР (53) УДК621. .374...

1005313

Многофункциональный логический элемент

Многофункциональный логический элемент

  МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ на МДП-транзисторах, содержащий входную шину первого логического сигнала, подключенную к входу первого инвертора, входную шину .второго логического сигнала, подключенную к входу-второго инвертора , и входную шину третьего логического сигнала, отличающий с я тем, что, с целью повышения его быстродействия и уменьшения потребляемой мощности, в...

1016841

Логический элемент

Логический элемент

  СОЮЗ СОВЕТСКИХ ОЭ,НМИФН РЕСПУБЛИК 1 з@ц Н 0 К- 00 / ОПИСАНИЕ И306РЕТЕНИ ", ;,:.1 k ABTOPCkOMY СВИДЕТЕЛЬСТВУ (21) 3379558/18-21 (22) 07.01.82 (46) 15.05ЛЗ. Бюл. Н 18 (72) Ю.М. Герасимов, А.Н. Кармазинский, В.П. Наенко, 10.Ã. Дьяченко и А.И. Соловьев (71) Московский ордена Трудового Красного Знамени инженерно-физи- ческий институт (53) 621.374(088.8) (56) 1. Валиев К.А. и...

1018250

Многофункциональное логическое устройство

Многофункциональное логическое устройство

  ГтоГОФУНКЩЮЯАЛЬНОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО, содержащее входной каскад и элемент равнозначности, выход которого подключен к выходной шине устройства, а входы соответственно . подключены: первый - к выходу входного каскада, второй -. к шине . первого входного сигнала, третий - к шине инверсии первого входного сигнала , отличающееся тем, что, с целью повьшения быстродействия и уменьше...

1089761


Сумматор

Сумматор

  Изобретение относится к вычислительной технике и может быть использовано при построении БИС на дополняющих МДП-транзисторах. Целью изобретения является повышение быстродействия , Цель достигается изменением связей между входными ВДЦ-транзисторами и информационными входами и входом переноса сумматора, а также введением связи МДП-транзисторов, подключенных к выходу переноса суммато...

1270756

Управляемый арифметический модуль

Управляемый арифметический модуль

  Изобретение относится к области автоматики и вычислительной техники и предназначено для построения различных блоков и устройств цифровой обработки данных. Цель изобретения - повышение надежности модуля за счет сокращения числа внешних входов. Модуль содержит информационные и управляющие входы 20-23, 14-19, коммутаторы 1, 2, 3, элементы И 11, НЕ 4-9, И-НЕ 13, НЕРАВНОЗНАЧНОСТЬ 12,...

1309017

Сумматор

Сумматор

  Изобретение относится к вычислительной технике и может использоваться в инт егральных схемах на КМДП-транзисторах. Цель изобретения - расширение функциональных возможностей за счет реализации операции вычитания. Сумматор содержит три элемента НЕРАВНОЗНАЧНОСТЬ 1-3, мультиплексор 4, выход 5 управления видом операции, входы 6,7 операндов, вход 8 переноса (заема), выход 9 переноса (з...

1363190

Суммирующе-вычитающее устройство

Суммирующе-вычитающее устройство

  Изобретение относится к вычислительной технике и может использоваться при проектировании цифровых интегUi Ч Мг 5 ft-;7 Иъ В ральных микросхем и электронных вычислительных машино Цель изобретения - упрощение устройства„ Устройство содержит элементы РАВНОЗНАЧНОСТИ 1, 2 и мажоритарный элемент 3. На шины 5, 6, 9 входных сигналов подаются прямые и инверсные коды операндов в зависимост...

1363192

Ячейка матричного умножителя

Ячейка матричного умножителя

  Изобретение относится к области иьтульсной техники и может быть использовано при построении схем аппаратного умножения операндов. Цель изобретения - расширение функциональных возможностей ячейки матричного умножителя - достигается введением функции умножения. Для этого в ячейку дополнительно введены с третьего по восьмой инверторы и выходная шина суммы, а также соответствующие фу...

1370652


Многофункциональный логический модуль

Многофункциональный логический модуль

  Изобретение относится к вычислительной технике и позволяет повысить надежность многофункционального логического модуля за счет упрощения его конструкции и уменьшения числа входных шин при том же наборе выполняемых операций. Управляющие сигналы подаются на информационные входы мультиплексоров 2 и 3, настраивая модуль на выполнение требуемой операции. Первый операнд подключен к упр...

1387190

Многофункциональный логический модуль

Многофункциональный логический модуль

  СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИК (19) (11) А1 (51) 4 Н 03 К 9 00 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБРЕТЕНИЯ / " . д(Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ Фиг.1 (21) 4138243/24-21 (22) 23.10.86 (46) 23.06.88. Бюл. У 23 (72) Ю.Г. Дьяченко (53) 681.25(088.8) (56) Авторское свидетельство СССР У 257867, кл. С 06 F 7/00, 1969. Авторское сви...

1405109

Одноразрядный двоичный сумматор

Одноразрядный двоичный сумматор

  СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК „„SU„„1411736 А1 1511 С 06 F 7/50 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4184764/24-24 (22) 21 . 01 . 87 (46) 23.07..88. Бюл. У 27 (72) 10.Г.Дьяченко (53) 681.325.5(088.8) (56) Патент США.9 4071905, кл. G 06 F 7/50, опублик. 1978. Патент США У 4417314,— кл...

1411736

Сумматор-вычитатель

Сумматор-вычитатель

  Изобретение относится к вычислительной технике и может быть использовано при проектировании цифровых вычислительных комплексов и микросхем . Цель изобретения - сокращение количества оборудования. Схема двух разрядов сумматора - вычитателя содержит восемь коммутаторов 1-8 па К ЩП-трапзисторах и десять элементов НЕ 9-18. 2 ил. СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК (51) 4...

1424012

Арифметико-логическое устройство

Арифметико-логическое устройство

  Изобретение относится к цифровой обработке сигналов и позволяет повысить быстродействие арифметико-логического устройства. Устройство содержит блок 1,2 логических операций, элемент 3 РАЗНОЗНАЧНОСТЬ, мультиплексоры 4,6, элемент 5 НЕРАВНОЗНАЧНОСТЬ, коммутаторы 7,8 и элементы НЕ 9-12 с соответствующими связями. Межразрядный перенос формируется мультиплексорами, результаты операций -...

1481742


Схема сквозного переноса на кмоп-транзисторах

Схема сквозного переноса на кмоп-транзисторах

  Изобретение относится к электронике и вычислительной технике. Цель изобретения - повышение надежности и быстродействия схемы сквозного переноса в сумматорах и арифметико-логических устройствах. Схема содержит элемент, обеспечивающий генерацию инверсии функции распространения переноса, выполненный на элементе И-НЕ, блок, обеспечивающий генерацию сквозного переноса и включающий инве...

1529440

Двоичный счетчик

Двоичный счетчик

  Изобретение относится к вычислительной и импульсной технике. Цель изобретения - увеличить быстродействие двоичного счетчика, который содержит инвертор и N разрядов, каждый из которых состоит из счетного триггера и формирователя, включающего в себя элемент ИЛИ-НЕ. В формирователи всех разрядов, кроме первого, введен элемент И-НЕ, предназначенный для ускоренного формирования разреже...

1529444

Четырехразрядный двоичный счетчик

Четырехразрядный двоичный счетчик

  Изобретение относится к импульсной и вычислительной технике. Цель изобретения - повысить надежность двоичного счетчика. Счетчик содержит четыре триггера 1-4, два элемента И-НЕ 5, 6 и инвертор 10. Повышение надежности достигается введением второго инвертора 11, трех элементов ИЛИ-НЕ 7-9 и новых конструктивных связей. Счетчик имеет две выходные шины 17 и 18 расширения для наращивани...

1598171

Четырехразрядный двоичный реверсивный счетчик

Четырехразрядный двоичный реверсивный счетчик

  Изобретение относится к импульсной и вычислительной технике. Цель изобретения - повысить быстродействие реверсивного двоичного счетчика. Счетчик содержит четыре счетных триггера 1-4 и пять элементов И-НЕ 11-15. Отличается введенными элементами И-ИЛИ-НЕ 5 и 6, ИЛИ-НЕ 7÷10, инверторами 16-18, которые наряду с новыми конструктивными связями позволяют уменьшить задержку срабаты...

1598172

Сумматор

Сумматор

  Изобретение относится к вычислительной технике и может использоваться при построении многоразрядных сумматоров в устройствах цифровой обработки информации. Цель изобретения - упрощение устройства. Поставленная цель достигается тем, что в устройство , содержащее шесть элементов ИЛИ-НЕ, четыре элемента И-НЕ, два элемента неравнозначности и элемент НЕ, введены два элемента равнознач...

1619253


Двоичный п-разрядный счетчик

Двоичный п-разрядный счетчик

  Изобретение относится к импульсной и вычислительной технике,, Цель изобретения - повышение быстродействия многоразрядных счетных устройств Счетчик содержит четырехразрядный двоичный счетчик 1 и (п-4) ячеек ч-i 1, состоящих из счетного триггера 3 и формирователя 4, Повышение быстродействия достигается за счет параплельного формирования по частям условия разрешения переключения каж...

1628202

Логический элемент

Логический элемент

  Изобретение относится к области электроники и вычислительной техники и может быть использовано при проектировании сумматоров и арифметических блоков цифровых БИС на КМОП-транзисторах. Цель изобретения - повышение надежности. Устройство содержит п разрядов 1.1 -1 .п, каждый из которых имеет четыре вывода 6 - 9 и два входа 10 и 11, выходную шину 12 и третий вход 15 первого разряда....

1631715

Двоичный @ -разрядный реверсивный счетчик

Двоичный @ -разрядный реверсивный счетчик

  Изобретение относится к импульсной и вычислительной технике. Цель изобретения - расширение области применения. Счетчик содержит четырехразрядный реверсивный счетчик 1 и п-4 ячеек 2, состоящих из счетного триггера 4 и формирователя 3 на элементах И-НЕ и ИЛИ-НЕ. Быстродействие повышается за счет параллельного формирования по частям условия разрешения переключения разрядов счетчика....

1684928

Двоичный счетчик

Двоичный счетчик

  Изобретение относится к импульсной и 'вычислительной технике и может быть использовано при построении счетчиков в системах слежения, регистрации событий, цифровой обработки данных. Цель изобретения - повышение быстродействия. Счет- 'чик содержит четырехразрядный двоичный счетчик 1 и (п-4) ячеек, каждая из которых состоит из счетного триггера 3 и формирователя 4. формирователь нече...

1713101

Двоичный реверсивный счетчик

Двоичный реверсивный счетчик

  Изобретение относится к импульсной и вычислительной технике и может использоваться при построении счетных, регистрирующих устройств, систем цифровой обработки информации. Цель изобретения - повышение надежности. Счетчик содержит четырехразрядный двоичный реверсивный счетчик 1 и п - 4 ячеек 2, каждая из которых состоит из счетного триггера 4 и формирователя 3. Формирователь нечетн...

1758873