ШЕЙДИН ЗИНОВИЙ БОРИСОВИЧ
Изобретатель ШЕЙДИН ЗИНОВИЙ БОРИСОВИЧ является автором следующих патентов:
![Сумматор Сумматор](https://img.patentdb.ru/i/200x200/2cdf43c892c1e3e912cf8a98071d0dbf.jpg)
Сумматор
СУММАТОР, содержащий токовые отражатели и пороговые детекторы с инжекцйоШвым питанием, о т л и ч а ю щи и с я тем, что, с целью упроещения устройства и увеличения его быст родействия , вьшоды аргументов подсоединены к входам пороговых детекторов, первый выход первого порогового детектора подсоединен к входу второго порого;вого детектора, а второй вькод первогЪ |порогово1 о детект...
1026313![Сумматор Сумматор](https://img.patentdb.ru/i/200x200/db8408c53b9f01aa352bfb9c159d4f69.jpg)
Сумматор
СУММАТОР на МДП-транзисторах , содержащий элемент ИЛИ-НЕ, первый , второй и третий входы которого подключены к соответствукядим входным шинам устройства, два повторителя, инвертор и элемент И-ИЛИ-НЕ, первый вход которого подключен к выходу элемента ИЛИ-НЕ, отличающийс я тем, что, с целью упрощения и повышения быстродействия, выход элемента .ИЛИ-НЕ подключен к входам первого и вто...
1101816![Сумматор Сумматор](https://img.patentdb.ru/i/200x200/90cae9520ae7969576523a31f7d35382.jpg)
Сумматор
СУММАТОР на МДП-транзисторах , содержащий элемент И-НЕ, первый , второй и третий входы которого подключены к соответствующим .входным шинам устройства, инвертор и элемент И-ИЛИ-НЕ, отличающийс я тем, что, с целью упрощения устройства и уменьшения мощности потребления , в него введен преобразователь на трех последовательно включенных МДП-транзисторах, выводы питания элемента И-НЕ...
1101863![Логическое устройство Логическое устройство](https://img.patentdb.ru/i/200x200/ae93290e1f3e5af4dc1ae703dfd94469.jpg)
Логическое устройство
ЛОГИЧЕСКОЕ УСТРОЙСТВО, содержащее вентили с инжекционным питанием , входы первого, второго и третьего из которых подключены к перво му, второму и третьему входам устройства , первые выходы - к входу четвертого вентиля, выход которого подключен к первому выходу устройства, первый выход пятого вентиля, второй выход которого подключён к его.входу , подключен к второму выходу устройс...
1102041![Цифровой функциональный преобразователь двух переменных Цифровой функциональный преобразователь двух переменных](https://img.patentdb.ru/i/200x200/95e969c0fd199f46ffd3966aab64bfd1.jpg)
Цифровой функциональный преобразователь двух переменных
ЦИФРОВОЙ ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ ДВУХ ПЕРЕМЕННЫХ, содержащий первый и второй блоки па мяти, первый, второй и третий комму таторы, причем выход и первый, инфор мационный вход первого коммутатора соединены соответственно с адресным входом первого блока памяти и первым информационным входом второго .коммутатора, выход первого блока па мяти соединён с первым информадаонныМ вхо...
1115052![Пятизначный логический элемент Пятизначный логический элемент](https://img.patentdb.ru/i/200x200/c284dfde643d82cc882e19679ce6c5f4.jpg)
Пятизначный логический элемент
ПЯТИЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ, содержащий первые р-канальный и п-канальный КМОП-транз торы, истоки которых соединены соответственно с плюсовой и минусовой шинами источника питания, затворы первых р-канального и п-канапьного КМОП-транзисторов подключены к входной шине, вторые р-канальный и пканальньй КМОП-транзисторы, затвор каждого из которых соединен со своим стоком, и выходную...
1181131![@ -триггер @ -триггер](https://img.patentdb.ru/i/200x200/70a463a01be86363505be9a66e6bee0c.jpg)
@ -триггер
RS-ТРИГГЕР, два плеча которого содержат по нагрузочному и управляющему МДП-транзисторам, стоки нагрузочных ЦЦП-транзисторов соединены с шиной питания, отличающийся тем, что, с целью повышения надежности, в каждом плече исток управляющего ДПП-транзистора соединен с затворами нагрузочного МДПтранзистора своего плеча и управляющего МЦП-транзистора другого плеча, исток нагрузочного Г...
1188859![Ячейка памяти с внутренней регенерацией Ячейка памяти с внутренней регенерацией](https://img.patentdb.ru/i/200x200/ea86066c12e02137fd77b2ba2b4617cc.jpg)
Ячейка памяти с внутренней регенерацией
Изобретение относится к области вычислительной техники и может быть использовано при построении запомиг нающих устройств. Цель изобретения упрощение ячейки памяти - достигается тем, что, в ячейке памяти, содержащей три транзистора и накопительный элемент на конденсаторе, конденсатор подключен к затвору и кистоку : третьего транзистора подсоединением стока второго транзистора к од...
1274001![Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем](https://img.patentdb.ru/i/200x200/d65d09163a5f955334a16b5c58d4c500.jpg)
Запоминающее устройство с самоконтролем
Изобретение относится к вычислительной технике, в частности к запоминающим устройствам. Целью изобретения является повышение надежности и быстродействия запоминающего устройства с самоконтролем . Устройство содержит накопитель 1, число адресов в котором превышает необходимое для работы вычислительного устройства , регистр 2 адреса, блоки 3 ввода информации, информационные регистр...
1297119![Кодовый преобразователь Кодовый преобразователь](https://img.patentdb.ru/i/200x200/ca5d7353929d3d4cccd167045888bfcf.jpg)
Кодовый преобразователь
Изобретение относится к области импульсной техники и может быть использовано при построении буферных каскадов между многозначной и двоичной логикой. Кодовый преобразователь (КП) содержит входную шину (Ш) 1, общую Ш 4, инверторы 2, 3, 8-10, Ш 5, 11, 12 питания, выходные Ш 6, 7. Изобретение расширяет функциональные возможности КП за счет введения четвертого логического состояния (у...
1374424![Устройство для вычисления полиномов Устройство для вычисления полиномов](https://img.patentdb.ru/i/200x200/831f6cfcb7b1c73a330660be93209120.jpg)
Устройство для вычисления полиномов
Изобретение относится к вычислительной технике и может быть использовано в информационно-измерительных системах . Цель изобретения - уменьшение аппаратурных затрат. С этой целью в устройство , содержащее сумматоры 1-9 и блоки 11 -15 памяти, введен блок 10 памяти. I ил. QQO3 СОВЕТСКИХ СО1.1ИАЛИСТИЧЕСКИХ РЕСПУБЛИК дц 4 G 06 F / 544 ОПИСАНИЕ ИЗОБРЕТЕНИЯ н вторСКОММ СвиДктельСт...
1386990![Манипулятор Манипулятор](https://img.patentdb.ru/i/200x200/a298826d1c601e284d48c40f86918d53.jpg)
Манипулятор
Изобретение относится к машиностроительной промьппленности, в частности к манипуляторам, предназначенным для выполнения вспомогательных операций, связанных с изменением положения заготовки изделия, материалов в пространстве, и может быть использовано в автоматизированных изводственных линиях. Целью изобретения является расширение технологических возможностей за счет расширения зо...
1397282![Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем](https://img.patentdb.ru/i/200x200/49e3877acd4922f724c7e184341b7e89.jpg)
Запоминающее устройство с самоконтролем
Изобретение относится к вычислительной технике, в час тности, к запоминающим устройс твам. Цель изобретения - увеличение информационной емкости и повьшение быстродействия устройства. Устройство содержит блок 1 памяти, регистр 2 адреса, бло СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК ()9) (11) А1 (5)) 4 С 11 С 29/00 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗ...
1411836![Оперативное запоминающее устройство Оперативное запоминающее устройство](https://img.patentdb.ru/i/200x200/3e537e5f273b34286cb2a17a8ffaf14f.jpg)
Оперативное запоминающее устройство
Изобретение относится к вычислительной технике, в частности к интегральным полупроводниковым запоминающим устройствам. Цель изобретения - повьшение надежности устройстаа.Поставленная цель достигается тем, что устройство содержит второй элемент ИЛИ 18 с соответствующими связями. В СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИН „„SU„„1425782 А1 1511 4 G 11 С 1/40 ОПИСАНИЕ ИЗОБРЕТЕ...
1425782![Триггер со счетным входом на взаимодополняющих мдп- транзисторах Триггер со счетным входом на взаимодополняющих мдп- транзисторах](https://img.patentdb.ru/i/200x200/ba420a3b67e042be02e95e7962b5879d.jpg)
Триггер со счетным входом на взаимодополняющих мдп- транзисторах
Изобретение относится к области вычислительной техники и может найти применение при построении цифровых интегральных схем на МДП-транзисторах. Цель изобретения - повышение надежности функционирования устройства. Устройство содержит первый 14 и второй 15 инверторы с перекрестными связями, шесть п-канальных МДП-транзисторов 5-10, шину 17 питания и входную шину 18. Устройство по срав...
1492452![Тактируемый триггер на комплементарных мдп-транзисторах Тактируемый триггер на комплементарных мдп-транзисторах](https://img.patentdb.ru/i/200x200/94776794fee32cdecc9b44d84b6720a7.jpg)
Тактируемый триггер на комплементарных мдп-транзисторах
Изобретение относится к вычислительной технике и может быть использовано в цифровых интегральных схемах на комплементарных МДП транзисторах. Цель изобретения - расширение функциональных возможностей триггера на комплементарных транзисторах путем реализации счетного режима работы от одной последовательности тактовых импульсов. Триггер содержит два КМДП инвертора 1, 2 с перекрестным...
1499435![Логический элемент с тремя состояниями на комплементарных мдп-транзисторах Логический элемент с тремя состояниями на комплементарных мдп-транзисторах](https://img.patentdb.ru/i/200x200/a59d4f58695c6456a6547d8c5b75f509.jpg)
Логический элемент с тремя состояниями на комплементарных мдп-транзисторах
Изобретение относится к вычислительной технике и электронике и может быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку. Целью изобретения является повышение быстродействия элемента с тремя состояниями. Элемент содержит информационную шину, шину 11 питания, выходную шину 12, общую шину 13, первую 14 и вторую...
1562967![Загрузочное устройство Загрузочное устройство](https://img.patentdb.ru/i/200x200/a75139e20d2120c7fe979248723cd442.jpg)
Загрузочное устройство
Изобретение относится к станкостроению и может быть использовано для подачи деталей из накопителей, выполненных в виде шахтных кассет, а также для загрузки последних. Цель изобретения - упрощение конструкции и расширение функциональных возможностей. На основании 1 установлен с возможностью вращения вокруг Os 00 ел XS N 2200 СОЮЗ СО В ЕТСКИ Х СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК (и)5...
1618577![Триггер со счетным входом на взаимодополняющих мдп- транзисторах Триггер со счетным входом на взаимодополняющих мдп- транзисторах](https://img.patentdb.ru/i/200x200/ac3c5fa6ff3f6cc4d9187d287f19b696.jpg)
Триггер со счетным входом на взаимодополняющих мдп- транзисторах
Изобретение относится к вычислительной технике и может быть использовано при построении цифровых интегральных схем на МДП-транзисторах. Цель изобретения - расширение области применения устройства . Триггер содержит инверторы 18 и 19 и шину 22 входного сигнала. Введение МДП- транзисторов 14-17 позволяет исключить зависимость длительности входных сигналов от длительности переходных...
1622925![Элемент с тремя состояниями Элемент с тремя состояниями](https://img.patentdb.ru/i/200x200/b7530b430cca32e5eb00f08876d5ce98.jpg)
Элемент с тремя состояниями
Изобретение относится к вычислительной технике и электронике и можег быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку. Целью изобретения является повышение быстродействия и надежности элемента. Устройство содержит шину 1 информационного сигнала, шину 2 управляющего сигнала, общую шину 9,шину 1 0 питания, в...
1631716![Триггер Триггер](https://img.patentdb.ru/i/200x200/6377867515b00843b9feb19716421c26.jpg)
Триггер
Изобретение относится к вычислительной технике и может быть использовано при создании цифровых интегральных схем на КМДП-транзисторах. Целью изобретения является повышение быстродействия триггера. Поставленная цель достигается за счет того, что триггер содержит второй и третий ключевые транзисторы 8, 9 и первый и второй шунтирующие транзисторы 10, 11 с соответствующими связями. Пе...
1674262![Буферный усилитель Буферный усилитель](https://img.patentdb.ru/i/200x200/67db43756430be9edc537fbd510dab04.jpg)
Буферный усилитель
Изобретение относится к электронной технике и может быть использовано в микроэлектронных устройствах. Целью изобретения является повышение быстродействия устройства при сохранений потребляемой мощности. Устройство содержит входную шину 1, шину 2 питания, выходную шину 3, .общую шину 4, первый транзистор 5 р-типа. первый транзистор 6 п-тйпэ, второй транзистор 7 р-тйпа, второй тран...
1725386