ЕВСТИГНЕЕВА ОЛЬГА ВЛАДИМИРОВНА
Изобретатель ЕВСТИГНЕЕВА ОЛЬГА ВЛАДИМИРОВНА является автором следующих патентов:
Устройство умножения в системе остаточных классов
УСТРОЙСТВО УМНОЖЕНИЯ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ, содержащее первый и второй вычитатели по модулю С, первый и второй квадраторы, выходы с весом OL которых подключены соответственно к первому и второму входам второго вычитателя по модулю а, вход первого квадратора подключен к выходу первого вь1читателя по модулю с, о тличающе ее я тем, что, с целью расширения функциональных возмо...
1111160Арифметическое устройство по модулю
1.АРИСМЕТИЧЕСКОЕ УСТРОЙСТВО . ГЮ МОДУЛЮ, содержащее первый модульный сумматор, модульный вычитатель, первый и второй квадраторы, причем входы первого и второго квадраторов подключены соответственно к выходам первого модульного сумматора и модульного вычитателя, входы которых соответственно объединены и являются: входами соответственно первого и второго операндов устройства, о т л...
1120325Устройство для деления в системе остаточных классов
УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ, содержащее регистр делимого, регистр делителя , сумматор-вычитатель по основаниям P,-(i 1, . .., г, где п - количество оснований), сумматор частного, причем вход регистра делимого и выход сумматора частного являются соответственно входом делимого и выходом частного устройства, отличающееся тем, что, с целью повышения быстродейс...
1141400Устройство для сложения многоразрядных @ -ичных чисел
УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ МНОГОРАЗРЯДНЫХ q-ИЧНЫХ ЧИСЕЛ, содержащее в каждом q-ичном разряде . первый матричный сумматор и первый блок переноса, причем первые входы первого матричного сумматора соеди иены с первой группой входов первого слагаемого данного q-ичного ряда устройства, вторые входы первого матричного сумматора соединены с первой,группой входов второго слагаемого данного...
1163321@ -ичный сумматор
(J -ИЧНЫЙ СУММАТОР, содержащий группу сумматоров по модулю из (п+1) сумматоров ((9) (! !)! СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИМ 4(s)) G 06 F 7/49 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСМОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР llO ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPbfTHA (21) 3603689/24-24 (22) 14.06.83 (46) 07.07.85. Бюл. 1) - 25 (72) В.Г.Евстигнеев и О,В.Евстигнеев@ (71) Московск...
1166097Устройство для сложения @ -разрядных чисел в избыточной системе счисления
1. УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ /г-РАЗРЯДНЫХ ЧИСЕЛ В ИЗБЫТОЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, содержащее п суммирующих блоков, входы первого и второго операндов которых являются первыми и вторыми входами соответствующих разрядов устройства, а выходы - выходами разрядов устройства, отличающееся тем, что, с целью повышения быстродействия , оно дополнительно содержит сумматор по модулю два, а кажды...
1188731Арифметическое устройство
Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих вычислительных устройств. Целью изобретения является повьшение быстродействия. Устройство содержит регистр множимого, промежуточный регистр, группы преобразователей двоичного кода в непозиционный код, сумматор, группу преобразователей непозиционного кода в двоичный код, сдвиг...
1236473Устройство для умножения
Изобретение относится к области вычислительной техники и может быть использовано для построения быстродействующих арифметических устройств, работакицих, например, в позиционно-остаточной системе счисления . Цель изобретения - повышение быстродействия. Устройство содержит регистр множителя, регистр множимого , группу умиожителей, коммутатор и накапливакяций сумматор и соответствую...
1275432Устройство для умножения
Изобретение относится к вычислительной технике и может быть использовано в качестве байтового умножителя для ЭВМ, работаюпщх в позиционноостаточной система счисления (ПОС) Цель изобретения - расширение функци-; ональных возможностей за счет формирования устройством округленного произведения . Устройство содержит сумматор по модулю S, два вычитателя по модулю S, два квадратора, дв...
1275440Устройство для суммирования в избыточной системе счисления
Изобретение относится к вычислительной технике и может быть использовано при построении цифровых вычислительных машин высокого быстродействия . Цель изобретения - повышение быстродействия. Устройство содержит п сумматоров по модулю, каждый из которых содержит первый и второй дешифраторы двоичного кода в код один из р. (J 1,п), матричный сумматор по модулю, формирователь сигналов...
1290314