ЯКУШ ВИКТОР ПАВЛОВИЧ
Изобретатель ЯКУШ ВИКТОР ПАВЛОВИЧ является автором следующих патентов:

Многофункциональный логический модуль
МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий группу иэ трех элементов сложения по модулю; два и элемент И, причем инфю1Я4ационные входы модуля подключены к пер1IW i;b Bbw входам соответствующих элементов по модулю два группы, вторые входы которых подключены к соответствующим управляющим входам модуля, выходы элементов сложения по модулю два группы подключены к входам элемент...
1156059
Четырехразрядный преобразователь двоичного кода в двоично- десятичный
ЧЕТЫРЕХРАЗРЯДНЫЙ ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНОДЕСЯТИЧНЫЙ , содержащий первый и второй элементы НЕ, три элемента И и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с входом первого разряда преобразователя, входы второго , третьего и четвертого разрядов которого соединены с первыми входами первого, второго и третьего элементов И соответственно, отличающийся тем,...
1172019
Устройство для формирования и хранения вычетов по модулю три
СОЮЗ COBETCHHX СОЦИАЛИСТИЧЕСНИХ РЕСГ1УБЛИК „SU.„1206?84 (58@ G06F 11 10 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЮ ОПИСАНИЕ ИЗОБРЕТЕНИЯ к оототскокт сскдотаъствт к ч. тр т И h4 Ю Cb 3 00 вВ (21) 3755531/24-24 (22) 22.06.84 (46) 23.01.86. Бюл. У 3 (72) С.Н.Огороднов, А.И.Аспидов, Ю.Т.Селетников, В.СтШевчук и В.П.Якуш (53) 681.3(088,8) (56) Авторское сви...
1206784
Многофункциональный логический модуль с контролем
Модуль относится к автоматике и вычислительной технике и предназначен для реализации функции трех переменных и контроля исправного состояния. Цель изобретения - повы шение достоверности работы. Модуль содержит элемент ИЛИ, элемент И, два элемента равнозначности, сумматор по модулю два, элемент задерж ки, В режиме контроля исправного состояния модуля в перечисленных элементах возн...
1216780
Контролируемый сумматор
Изобретение относится к вычислительной технике и может быть использовано при построении аппаратуры повышен ной надежности. Цель изобретем ния - сокращение объема оборудования - достигается за счет тбго, что вводится режим контроля, при котором совокупность трех элементов И, второго сумматора по модулю два и элемента И-НЕ образуют генератор импульсов. Сформированная последовательн...
1242955
Многофункциональный логический модуль
Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении интегральных микросхем различной степени интеграции в качестве электронных коммутаторов и блоков арифметической обработки операндов. Цель изобретения - упрощение модуля. Многофункциональный логический модуль содержит восемь входов, три элемента ИЛИ 9-11, элемент 12 СЛОЖЕНИ...
1307453
Универсальный логический модуль
Изобретение относится к вычислительной технике и предназначено для реализации всех логических функций четырех переменных. Целью изобретения является упрощение модуля. Универсальный логический модуль содержит информационный вход 1, четырнадцать настроечных входов 2-15, элементы НЕРАВНОЗНАЧНОСТЬ 16,17, элементы ШШ-НЕ 18,19, элемент СЛОЖЕНИЕ 110 МОДУЛЮ ДВА 20, элемент ИЛИ 21, элемен...
1319018
Устройство для операций над матрицами
Изобретение относится к области вычислительной техники и может быть использовано для вычисления произведения цепочки матриц, произвольной длины, возведения матрицы в степень. Цель изобретения - повышение быстродействия . Поставленная цель достигается тем, что устройство содержит тактовый вход 1, распределитель 2 импульсов, блок 3 ввода, матрицу размером m X m вычислительных блоко...
1345211
Устройство для перемножения матриц
Изобретение относится к вычислительной технике, может быть использовано в специализированных вычислительных машинах для умножения квадратных матриц одного порядка и позволяет повысить быстродействие устройства за счет совмещения операций ввода компонентов матриц с операцией их умножения. Устройство содержит информационные входы 1 первой группы, информационные входы 2 второй групп...
1363247
Четырехвходовый одноразрядный сумматор
Изобретение относится к области вычислительной техники и предназначено для построения многооперандных быстродействующих арифметических устройств . Цель изобретения - упрощение сумматора. В состав устройства входят три элемента сложения по модулю два 1,2,3, два элемента И 4,5, один элемент РАВНОЗНАЧНОСТЬ 7, один элемент НЕ 6, четьфе входа 8-11, выход 12 суммы и два выхода 13, 14 п...
1374216
Устройство для обращения плотных ( @ х @ ) матриц
Изобретение относится к области вычислительной техники и может быть использовано в специализированных вычислительных машинах и устройствах обработки данных. Целью изобретения является повышение быстродействия. Устройство содержит п операционных блоков (ОБ). РК-й ОБ () содержит умножитель , сумматор, три регистра, четыре триггера, два элемента И и группу элементов И. РК-й ОБ () со...
1387013
Устройство для выполнения матричных операций
Изобретение относится к области вычисТгительной техники и может быть использовано в специализированных вычислительных машинах и устройствах обработки данных. Цель изобретения - расширение функциональных возможностей устройства за счет вьтолнения дополнительных операций и повьш1ение быстродействия . Цель достигается тем, что в устройстве, содержащем тр однотипных процессорных элем...
1388897
Матричное устройство для вычисления свертки
Изобретение относится к вычислительной технике и может быть ис пользовано в специализированных вычислительных машинах и устройствах обработки данных. Целью изобретения является повьшение быстродействия. Устройство содержит матрицу операционных блоков (ОБ), каждьй из которых содержит три регистра, умножитель и сумматор. Поставленная цель достигается за счет организации рационально...
1401477
Универсальный логический модуль
Изобретение относится к вычислительной технике и микроэлектронике и предназначено для реализации всех логических функций четырех перемен-, ных. Цель изобретения - увеличение быстродействия универсального логи- . ческого модуля,-Поставленная цель достигается тем, что модуль содержит пять элементов ИЛИ 1-5, один элемент СЛОЖЕНИЕ ПО МОДУЛЮ ДВА 6, один информационный . 7 и четырнадца...
1411730
Матричный вычислитель
Изобретение относится к вычислительной технике и может быть использовано для вычисления произведения цепочки матриц произвольной длины, произведения строки на матрицу, столбУУ . Ф ца на матрицу, возведения матрицы в степень. Матричный вычислитель содержит блок 1 ввода, умножитель 2, блок 3 синхронизации и матрицу Р вычислительных блоков 4. Найденные закономерности при вычислении...
1413644
Четырехвходовый одноразрядный сумматор
Изобретение относится к области вычислительной техники и предназначено для построения быстродействующих арифметических устройств. Цель -изобретения - повышение быстродействия . Сумматор содержит шесть элементов ИЛИ 1-6, два элемента сложения по модулю два 7,8 и один элемент И 9. При подаче на входы 10-13 сумматора четырех одноразрядных двоичных чисел на его выходах реализуются ло...
1417012
Устройство обращения матриц
Изобретение относится к вычислительной технике и может быть использовано для обращения матриц. Цель изобретения - повышение быстродействия . Устройство содержит операционные блоки, регистры, элементы задержки. Поставленная цель достигается за счет соответствующей структурной организации устройства. 3 з.п. .ф-лы, 5 ил. „„SU„„1429126 СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИН...
1429126
Устройство для матричных операций
Изобретение относится к вычислительной технике и может быть пользовано в специализированных машинах и устройствах цифровой обработки сигналов для перемножения ленточной (пхп)матрицы с шириной ленты и)а на плотную (пхп)-матрицу. Цель изобретения - упрощение устройства - достигается тем, что устройство содержит ленту однотипных операционных блоков, при этом операционный блок содерж...
1429127
Устройство для вычисления систем логических функций
Изобретение относится к вычислительной технике и предназначено для реализации систем логических функций . Цель изобретения - упрощение устройства за счет уменьшения количества элементов памяти. Цель дЬстигается тем, что устройство содержит m матриц памяти, два дешифратора, m групп элементов ИЛИ, m коммутаторов и m элементов СЛОЖЕНИЕ ПО МОДУЛЮ 2, две группы информационных входов,...
1432499
Устройство для обращения матриц и решения систем линейных уравнений
Изобретение относится к вычислительной технике и может быть использовано для решения систем линейных уравнений и обращения матриц. Целью изобретения является расширение функциональных возможностей. Устройство содержит п операционных блоков и п регистров, где п - количество уравнений системы. Операционный блок (i,j), где i 2,п; j 1,п, содержит три регистра, умножитель, вычитатель,...
1444820
Устройство для операций над матрицами
Изобретение относится к вычислительной технике и может быть использовано для операций над матрицами . Целью изобретения является расширение функциональных возможностей. Устройство содержит первую группу информационных входов 1, второй информационный вход 2, синхровход 3, операционные блоки 4, выходы 5-7. Поставленная цель достигается благодаря возможности вычисления определителя...
1464171
Устройство для вычисления деконволюции
Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах и устройствах цифровой обработки сигналов для вычисления деконволюции для потока векторов с фиксированными значениями коэффициентов импульсной характеристики. Цель изобретения - повышение быстродействия. Устройство содержит прямоугольный массив операционных блоков (...
1494017
Матричное устройство для вычисления свертки
Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах для вычисления свертки потока векторов X(L, M) ={X<SP POS="POST">1</SP>(M), X<SP POS="POST">2</SP>(M), ...X<SP POS="POST">L</SP>(M)} с вектором Ω(N). Цель изобретения - повышение быстродействия. Цель достигается тем, что уст...
1494018
Устройство для решения матричного уравнения вида ах=в
Изобретение относится к вычислительной технике и может быть использовано для решения систем линейных уравнений и обращения матриц. Целью изобретения является упрощение устройства. Устройство содержит N(N+1)/2 +NM операционных блоков (I,I)-й операционный блок (I = 1,N) содержит регистр, узел вычисления обратной величины числа, две группы элементов И, группу элементов ИЛИ и триггер...
1509932
Тестопригодный сумматор
Изобретение относится к вычислительной технике. Цель изобретения - повышение быстродействия, обеспечение тестопригодности. Цель достигается тем, что тестопригодный сумматор, содержащий в каждом разряде входы первого и второго операндов, вход переноса, два элемента РАВНОЗНАЧНОСТЬ, причем входы первого элемента соединены со входами первого и второго операндов, выход соединен с первы...
1522214