АЙДЕМИРОВ ИГОРЬ АЙДЕМИРОВИЧ
Изобретатель АЙДЕМИРОВ ИГОРЬ АЙДЕМИРОВИЧ является автором следующих патентов:
![Логическое запоминающее устройство Логическое запоминающее устройство](https://img.patentdb.ru/i/200x200/8acb8463503a2574a35e2be818a5f580.jpg)
Логическое запоминающее устройство
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик о>960954 с 1(61) Дополнительное к авт. свид-ву (22) Заявлено 290 181 (21), 3266386/18-24 Р1 М К з с присоединением заявки ¹â€” G 11 С 15/00 Государственный комитет СССР по делам изобретений и открытий (23) Приоритет Опубликовано 230982.. Бюллетень ¹ 35 (53) УДК 681.327 (088 ° 8) Дата...
960954![Многоканальный преобразователь кода во временной интервал Многоканальный преобразователь кода во временной интервал](https://img.patentdb.ru/i/200x200/5031f10ef13d8b4cbe4c1a452056dfc4.jpg)
Многоканальный преобразователь кода во временной интервал
Союз Советснни Соцнапнстнчесинк Респубпни «» 1001449 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6! ) Пополннтельное к авт. свид-ву(22) Заявлено 20. 10. 81 (21) 3349083/18-21 с присоелинениети заявки № (23) Приоритет (51)М. Кл. H 03 K 3/64, Н 03 К 13/20 Гесумрствеииве квиитет Опубликовано 28,02.83;Бвллетень ¹ 8 (53) УДК 621.31.7 (088.8) flo левам иэебретеиий и етарытий 3ата опубликования о...
1001449![Суммирующее устройство Суммирующее устройство](https://img.patentdb.ru/i/200x200/0eca131f575fa63076c95105218be741.jpg)
Суммирующее устройство
СУММИРУЮЩЕЕ УСТРОЙСТВО, содержащее ассоциативный запоминающий блок, первую группу элементов задержки и перву группу элементов И, первый разрядный выход ассоциативного запоминающего блока является выходом суммы устройства, остальные разрядные выходы ассоциативного запоминающего блока через соответствующие элементы задержки первой группы соединены с первыми входами соответствующих...
1062689![Многоканальный преобразователь кода во временной интервал Многоканальный преобразователь кода во временной интервал](https://img.patentdb.ru/i/200x200/6ba1cce85cce745745350ed2cabe80fd.jpg)
Многоканальный преобразователь кода во временной интервал
1. МНОГОКАНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ кода ВО ВРЕМЕННОЙ ИНТЕРВАЛ, содержавши генератор импульсов, вы-г ход которого подключен к счетному входу счетчи.ка импульсов, выходы которого соответственно соединены ; с первыми входами блока сравнения, отличающиЯ ся тем, что, с. целью повьвоения надежности, в него введены элемент ШШ и безадресное яа покшнающее устройство, (rn-tn) выходов которо...
1064456![Микропрограммное устройство управления Микропрограммное устройство управления](https://img.patentdb.ru/i/200x200/ad6fc486bb9a30ceada4d6ea44ca39cf.jpg)
Микропрограммное устройство управления
МИКРОПРОГРАММНОЕ УСТРОЙСТВО УПРАВЛЕНИЯ, содержащее два блока г памяга, счетчик и регистр, прячем выход счетчика соединен с.адресным входом первого блока памяти, выход которого соединен -с информационным входом регистра, выход которого является выходом устройства, отличающееся тем, что, с целью сокращения оборудования, тактовый вход устройства соединен с счетным и тактовым входами...
1117637![Ассоциативное суммирующее устройство Ассоциативное суммирующее устройство](https://img.patentdb.ru/i/200x200/18897548753ac0c3da83de7e85ffbd03.jpg)
Ассоциативное суммирующее устройство
АССОЦИАТИВНОЕ СУММИРУЮЩЕЕ УСТРОЙСТВО, содержащее ассоциативный запоминающий блок, постоянный запоминающий блок, первую и вторую группы элементов И, первую и вторую груп пы элементов задержки, причем адресные входы постоянного запоминающего блока соединены с выходами соответствующих элементов И первой группы , первые входы которых подключены к первому входу синхронизации устройств...
1174920![Устройство для суммирования м чисел Устройство для суммирования м чисел](https://img.patentdb.ru/i/200x200/b30613d83581b18774fac5d509fefa8b.jpg)
Устройство для суммирования м чисел
УСТРОЙСТВО ДЛЯ СУММИРОВАНИЯ М ЧИСЕЛ, содержащее первый блок преобразования кода числа в двоичный код количества единиц, входы которого соединены с входами устройства , и тактируемые элементы задержки , причем выходы первого блока преобразования кода числа в двоичный код количества единиц с второго по п -и, где « - SogjMC, соединены с вxoдa ш соответствукнцих тактируемых элементро...
1200281![Устройство для сравнения чисел Устройство для сравнения чисел](https://img.patentdb.ru/i/200x200/e21c72174d9613bff732d3d55ec2d627.jpg)
Устройство для сравнения чисел
Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых вычислительных машинах. Цель изобретения расширение области применения за счет возможности сравнения с эталоном и совмещения процессов записи и сравнения чисел. Устройство содержит регистр эталона, кольцевые регистры сдвига, схемы сравнения, триггеры, элементы И, блок приоритета. Устр...
1280608![Многоканальное устройство приоритета Многоканальное устройство приоритета](https://img.patentdb.ru/i/200x200/88e0111c72892acbbcb3e25b74369ce4.jpg)
Многоканальное устройство приоритета
Изобретение относится к вычислительной технике и может использовать ; Lh: ся в системах прерывания ЭВМ. Цель изобретения - сокращение оборудования . Устройство содержит последовательно соединенные каналы 1, каждый из которых состоит из регистра 2 запросов , блока 3 памяти и, кроме последнего канала, двух коммутаторов 4 и 5 и схемы 6 сравнения. Входы регистров являются бходами зап...
1298748![Конвейерное вычислительное устройство Конвейерное вычислительное устройство](https://img.patentdb.ru/i/200x200/81692be202a1ac2be2d139f4e4d142c4.jpg)
Конвейерное вычислительное устройство
СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК (51) 4 G 06 F 7/50 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К A BTOPCKOMY СВИДЕТЕЛЬСТВУ (2)) 3964167/24-24 (22) 11.10.85 (46) 07.07.87. Бюл. 9 25 (71) Дагестанский политехнический институт (72) И.А. Айдемиров и Ш.-11.А. Исмаилов (53) 681.325.5(088.8) (56) Авторское свидетельство СССР Ф 10626...
1322261![Многоканальный преобразователь кода во временной интервал Многоканальный преобразователь кода во временной интервал](https://img.patentdb.ru/i/200x200/8dcfeaddc8ea64302be42fb915b7a380.jpg)
Многоканальный преобразователь кода во временной интервал
Изобретение относится к вычислительной и импульсной технике и может быть использовано при измерениях ; и передаче сигналов в системах автоматической обработки информации. Целью изоJSpeTeHHH является повышение надежности преобразователя при формировании временных интервалов с малой относитель 1Z ной погрешностью, Предварительно сигналом на шине 12 начальной установки в счетчике 7...
1322479![Микропрограммное устройство управления Микропрограммное устройство управления](https://img.patentdb.ru/i/200x200/368c3131d039c831d85706bc23ffd6f8.jpg)
Микропрограммное устройство управления
Изобретение относится к вычислительной технике и может быть использовано в вычислительных устройствах различного назначения. Цель изобретения - сокращение аппаратурных затрат.Устройство содержит коммутатор 1, счетчик адреса 2, регистр адреса 3, два блока управления асинхронным приемом информации 4 и 5, формирователь адреса 6, блок памяти микрокоманд 7, группу элементов И 8 и блок...
1361551![Устройство неординарной разовой коммутации Устройство неординарной разовой коммутации](https://img.patentdb.ru/i/200x200/bae25dec2cf89864a695d6601b2d2b5e.jpg)
Устройство неординарной разовой коммутации
Изобретение относится к комму тационным устройствам и может быть использовано в автоматике и коммутационной технике. Цель изобретения - повьппение быстродействия устройства неординарной разовой коммутации - достигается путем опроса входных шин со скоростью распространения сигнала по цепи логических элементов приоритетного блока. Для этого в устройство дополнительно введены блок 2...
1370766![Ассоциативное суммирующее устройство Ассоциативное суммирующее устройство](https://img.patentdb.ru/i/200x200/7e3fab0d06666f025d4580934c1c9c32.jpg)
Ассоциативное суммирующее устройство
Изобретение относится к области вычислительной техники и может быть использовано в вычислительньк устройствах для одновременного суммирования многих чисел, представленных как в двоичной, так и в двотпю-десятичной системе счисления. Целью изобретения является повышение быстродействия и упрощение конструкцшт устройства. Устройство содержит ассоциативный запоминающий блок 1, группы...
1424011![Устройство для обработки логической информации Устройство для обработки логической информации](https://img.patentdb.ru/i/200x200/dbd48fe90f5f14f97b60b26b1f170874.jpg)
Устройство для обработки логической информации
Изобретение относится к вычислительной технике и может быть использовано для обработки нечеткой логической информации. Целью изобретения является, расширение функгрюнальных возможностей устройства за счет обработки нечеткой логической информации . Устройство для обработки нечеткой логической информации содержит информационные входы 1 и 2 устройства , выход 3 устройства, первый на...
1446616![Суммирующее устройство Суммирующее устройство](https://img.patentdb.ru/i/200x200/a9a777a4e7989dcaf29ee5f3bf97e3c8.jpg)
Суммирующее устройство
Изобретение относится к области вычислительной техники и может быть использовано в высокопроизводительных устройствах для обработки множества чисел. Целью изобретения является сокращение аппаратурных затрат . Устройство реализует алгоритм последовательного по разрядам и параллельного по числам сложения путем подсчета кода числа единиц в разрядных срезах слагаемых и последующего с...
1451681![Устройство для сжатия двоичных векторов Устройство для сжатия двоичных векторов](https://img.patentdb.ru/i/200x200/4bbd7e72b6a4fdb511fc3fcf9a3050bc.jpg)
Устройство для сжатия двоичных векторов
Изобретение относится к автоматике и вычислительной технике и может быть использовано в высокопроизводительных и специализированных ЭВМ. Цель изобретения - сокращение аппаратурных затрат. Для достижения поставленной цели в устройство, содержащее N ячеек, каждая из которых содержит триггер 15, элемент ИЛИ 14 и элемент И 16, введены в каждую ячейку мультиплексор 13, элемент И 17, эл...
1476484![Устройство для суммирования м чисел Устройство для суммирования м чисел](https://img.patentdb.ru/i/200x200/9e1321ca106eb9ac2f025546d91af07e.jpg)
Устройство для суммирования м чисел
Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных устройствах обработки цифровой информации. Целью изобретения является повышение быстродействия. Цель достигается введением в состав устройства, содержащего первый и второй преобразователи кода числа в двоичный код количества единиц и пять элементов задержки, дополнительно четырех одно...
1672439![Устройство для сжатия двоичных векторов Устройство для сжатия двоичных векторов](https://img.patentdb.ru/i/200x200/f17bd72230f6d69cda92adc2814db2b2.jpg)
Устройство для сжатия двоичных векторов
Изобретение относится к вычислительной технике и может быть использовано при построении специализированных ЭВМ. Цель изобретения - сокращение аппаратурных затрат. Устройство содержит два регистра 1 и 4 сдвига, элемент И 2 и элемент ИЛИ 3. Поставленная цель достигается введением в структуру устройства дополнительного регистра 4 сдвига и соответствующих связей, что позволяет осущес...
1702385