БРУЕВИЧ ДМИТРИЙ АНАТОЛЬЕВИЧ
Изобретатель БРУЕВИЧ ДМИТРИЙ АНАТОЛЬЕВИЧ является автором следующих патентов:
![Приоритетное устройство Приоритетное устройство](https://img.patentdb.ru/i/200x200/b2aea4c6b498f6db1412748c491fcac8.jpg)
Приоритетное устройство
Д. А. Бруевич, P. М. Воробьев, В. В. Вушкарник и Ю. Т. Оношко (72) Авторы изобретения (7! ) Заявитель (54) ПРИОРИТЕТНОЕ УСТРОЙСТВО Изобретение относится к цифровой вычислительной технике и может быть использовано в блоках управления устройствами общего пользования, например общей памятью вычислительной системы. Конфликтные ситуации, воз5 никающие в результате одновременного об...
879589![Асинхронное приоритетное устройство Асинхронное приоритетное устройство](https://img.patentdb.ru/i/200x200/45eacdc3d33db1d6439eac3916f66400.jpg)
Асинхронное приоритетное устройство
Со1оэ Советския Социалистическмк Республик О П И С А Н И Е < 1911529 ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. санд-ву(22) Заявлено 23.05.80 (21) 2928578/18-24 с присоединением заявки.% (23) П риорнтет Опубликовано 07 ° 03.82. Бюллетень Юю 9 (51)M. Кл. G 06 F 9/46 1аеударотвеииый комитет СССР ло делам язобретеиий и открытий (53) УДК 681.325 (088....
911529![Устройство для управления регенерацией в блоках оперативной памяти Устройство для управления регенерацией в блоках оперативной памяти](https://img.patentdb.ru/i/200x200/ba6233fd7cb6e126c2d11c803f9f7698.jpg)
Устройство для управления регенерацией в блоках оперативной памяти
Д;А. Бруевич, P.Ì. Воробьев и А.Г. Куликрв, (72) Авторы изобретения (7l ) Заявитель (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ В БЛОКАХ ОПЕРАТИВНОЙ ПАМЯТИ Изобретение относится к вычислительной технике и может быть использовано в качестве устройства местного управле ння оперативных накопителей, выполненных . на элементах памяти с ограниченным вре.- менем хранения информации....
942137![Запоминающее устройство с исправлением ошибок Запоминающее устройство с исправлением ошибок](https://img.patentdb.ru/i/200x200/e6528a8019cb1708e6224525a58ef1cf.jpg)
Запоминающее устройство с исправлением ошибок
О П И С А Н И E < 955>pg ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено 29.09. 80 (21) 2987191/18-24 (51) М. Кд.з G- 11 С 29/00 с присоединением заявки №вЂ” (23) Приоритет— государственный комитет СССР но делам изобретений и открытий Опубликовано 30.08.82. Бюллетень ¹ 32 (53) УДК 681. 327 (0...
955207![Асинхронное приоритетное устройство Асинхронное приоритетное устройство](https://img.patentdb.ru/i/200x200/93b7997bd5303711b3892d0c9677edd6.jpg)
Асинхронное приоритетное устройство
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Соцналистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву Р11М К з G 06 F 9/46 (22) Заявлено 30.1280 (21) 3255487/18-24 с присоединением заявки № " Государственный комитет.СССР но делам изобретений. и открытий (23) Приоритет (53) УДК 681.325 (.088. 8) Опубликовано 23.09.82. Бюллетень ¹ 35 Дата опубликования...
960818![Многоканальное приоритетное устройство для динамической памяти Многоканальное приоритетное устройство для динамической памяти](https://img.patentdb.ru/i/200x200/5cc52621cb3a5964de40eca3a434d5ed.jpg)
Многоканальное приоритетное устройство для динамической памяти
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Рес уб н111003087 (61) Дополнительное к авт. свид-ву(22) Заявлено 051081 (21) 3342337/18-24 Р М К з G 06 F 9/46 с присоединением заявки ¹Государственный комитет СССР но делам изобретений и открытий (23) Приоритет(53 } УДК 681 . 325 (088.8) Опубликовано 070383, Бюллетень № 9 Дата опубликования о...
1003087![Устройство для регенерации информации в динамической памяти Устройство для регенерации информации в динамической памяти](https://img.patentdb.ru/i/200x200/7da75fb91cc31aacd551d609f63691b7.jpg)
Устройство для регенерации информации в динамической памяти
УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ В ДИНАМИЧЕСКОЙ ПАМЯТИ, содержан|Ье делитель частоты, вход которого является первым входом устройства, выходы делителя частоты подключены к первым входам элементов И, вторые входы которьй подключены к выходам дешифратора, выходы элементов И подключены ко входам первого элемента ИЛИ, выход которого подключен к о входу блока управления, первый в...
1012346![Динамическое запоминающее устройство с самоконтролем Динамическое запоминающее устройство с самоконтролем](https://img.patentdb.ru/i/200x200/7e534bbeca0349bc03add0a823a7e486.jpg)
Динамическое запоминающее устройство с самоконтролем
ДИНАМИЧЕСКОЕ ЗАПОМИНАЩЕЕ УСТРОЙСТВО С САЖЖОНТРОЛЕМ, содержащее , регистр адреса, селекторы, счетчики импульсов, накопитель, дешифратор , генератор TaKTpBisijf сигналов, регистр числа и &лок контроля, причем выходы первого и второго селекторов подключены Соответственно к адресньом входам накопителя и к входам дешифратора, выходы которого соединены с входами выборки накопит...
1022224![Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем](https://img.patentdb.ru/i/200x200/865f518b510268d316dd66e1938659f0.jpg)
Запоминающее устройство с самоконтролем
, ЗАПОМИНА1ШЩЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ, содержащее накопитель, регистр числа, две группы сумматоров по модулю два, элемент задержки и; первую группу элементов ИЛИ, выходы которых соединены с информационными входами регистра числа, выходы которого подключены к входам сумматоров по модулю два групп и являются информационными выходами устройства, инфор мационными, входами которог...
1061176![Приоритетное устройство для динамической памяти Приоритетное устройство для динамической памяти](https://img.patentdb.ru/i/200x200/f9bb597c6e3396043e5c4d85ec93d955.jpg)
Приоритетное устройство для динамической памяти
ПРИОРИТЕТНОЕ УСТРОЙСТВО ДЛЯ ДИНАМИЧЕСКОЙ ПАМЯТИ, содержащее блок анализа запросов н регистр, причем входы запроса устройства являются входами блока анализа запросов , информационный вход регистра является кодовым входом устройства, о тли ч ающе е с я тем, что, с Целью повышения быстродействия, оно Содержит элемент И, счетчик. компаратор, генератор импульсов и элемент ИЛИ, причем...
1083191![Запоминающее устройство с коррекцией групповых ошибок Запоминающее устройство с коррекцией групповых ошибок](https://img.patentdb.ru/i/200x200/d05fa2cc525e2820b4d78ba9f3954cd6.jpg)
Запоминающее устройство с коррекцией групповых ошибок
. ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ГРУППОВЫХ ОШИБОК, содержащее накопители, блок коррекции и элемент задержки, причем информационные и контрольные выходы накопителей соединены соответственно с информационными и контрольными входами блока коррекции, входы синхронизации накопителей подключены к первому выходу элемента задержки, второй выход и вход которого являются соответствет...
1092570![Устройство синхронизации памяти Устройство синхронизации памяти](https://img.patentdb.ru/i/200x200/ba74fe34133dbc372138573bd1930e33.jpg)
Устройство синхронизации памяти
УСТРОЙСТВО СИНХРОНИЗАЦИИ ПАМЯТИ, содержащее дешифратор, группу из Р элементов И, группу из п элементов задержки и блок элементов ИЛИ, группа выходов которого является группой выходов сигналов синхронизации устройства, 1-я ( 1 1,2,...п) группа входов блока элементов ИЛИ соединена с группой выходов i-ro элемента задержки, вход которого соединен с выходом i-ro элемента И группы, пер...
1101805![Запоминающее устройство с коррекцией групповых ошибок Запоминающее устройство с коррекцией групповых ошибок](https://img.patentdb.ru/i/200x200/062dbe841feb98be1373ce4133c72f4f.jpg)
Запоминающее устройство с коррекцией групповых ошибок
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ГРУППОВЫХ ОШИБОК, содержащее накопители, элемент задерж-. ки, коммутатор, первьй элемент И, элементы НЕРАВНОЗНАЧНОСТЬ, neps-jTo группу элементов И и блок коррекции, содержащий первый регистр, первую и вторую группы сумматоров по модулю два, группы элементов И с второй по четвертую, сумматоры по модулю два с первого по третий, компараторы, перв...
1141453![Устройство для синхронизации памяти Устройство для синхронизации памяти](https://img.patentdb.ru/i/200x200/827beaea7fcabc0c217649ec08ff1ed8.jpg)
Устройство для синхронизации памяти
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПАМЯТИ, содержащее реверсивный счетчик, вход прямого счета которого подключен к выходу первого элемента ИЛИ, выходы соединены с входами дешифратора , а вход начальной установки подключен к первому входу элемента И и является входом начальной установки устройства , причем выходы дефширатора соединены с входами первой группы блока элементов И, входы вто...
1169017![Устройство для синхронизации памяти Устройство для синхронизации памяти](https://img.patentdb.ru/i/200x200/c9a284c35a5b2301af02c007abd14313.jpg)
Устройство для синхронизации памяти
Изобретение относится к вычислительной технике и может быть использовано при построении унифицированных блоков синхронизации дискретных устройств. Целью изобретения является повьшение быстродействия. Отличительной особенностью устройства является возможность формировать различные временные диаграммы с минимальным временем после запускающего сигнала . Поставленная цель достигается...
1247853![Устройство для формирования импульсных последовательностей Устройство для формирования импульсных последовательностей](https://img.patentdb.ru/i/200x200/a8b69f61d53ef25fc5cb9afb1d6e3226.jpg)
Устройство для формирования импульсных последовательностей
Изобретение относится к автоматике, вычислительной технике и может быть использовано в управлении кадровой памятью Дисплейных систем. Целью изобретения является расширение области применения устройства за счет возможности формирования как полной, так и укороченной импульсных последовательностей. Устройство содержит два блока 7 и 11 памяти, счетчик 10, регистр 12, два триггера 19...
1302262![Устройство для синхронизации блоков памяти Устройство для синхронизации блоков памяти](https://img.patentdb.ru/i/200x200/6a99d73e3795839e6144f86c02eb1bc4.jpg)
Устройство для синхронизации блоков памяти
Изобретение относится к вычислительной технике и может быть использовано в блоках синхронизации дискретных устройств. Отличительной особенностью устройства является то, что устройство позволяет установить индивидуальную для каждого модуля памяти временную диаграмму, отвечающую требованию максимального быстродействия . Более высокая надежность работы достигается за счет сдвига все...
1439566![Устройство для управления синхронизацией памяти Устройство для управления синхронизацией памяти](https://img.patentdb.ru/i/200x200/bf81efdb436e3a89e28cc01a6f99fc93.jpg)
Устройство для управления синхронизацией памяти
Изобретение относится к вычислительной технике, может быть использовано в адаптируемых блоках синхронизации дискретных устройств и позволяет достигнуть высокого быстродействия и надежной работы памяти за счет индивидуальной установки времени выдачи каждого синхросигнала . При этом исключается возможность сбоев, вызванных дополнительным сдвигом синхросигналов в глубину области усто...
1472893![Устройство для управления резервированной динамической памятью Устройство для управления резервированной динамической памятью](https://img.patentdb.ru/i/200x200/7031f01d9864c549179bb2d76e43818c.jpg)
Устройство для управления резервированной динамической памятью
Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных резервированных систем динамической памяти из двух асинхронно работающих оперативных запоминающих устройств. Целью изобретения является повышение надежности динамической памяти. Устройство для управления резервированной динамической памятью содержит триггер 3, первый 4 и второй 5 э...
1517032![Устройство для контроля оперативной памяти Устройство для контроля оперативной памяти](https://img.patentdb.ru/i/200x200/0863e9cf94cbfe6f4a0ee8863f09884d.jpg)
Устройство для контроля оперативной памяти
Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах. Целью изобретения является повышение достоверности контроля оперативной памяти. Устройство содержит счетчик 1, мультиплексор 2, регистр адреса 3, регистр адреса ошибки 4. Введение в устройство триггера 5, элемента НЕ 6 и элемента ИЛИ 7 позволяет не только обнаруживать и...
1531177![Устройство для синхронизации памяти Устройство для синхронизации памяти](https://img.patentdb.ru/i/200x200/a9ff9e6987305d60b17921e3577bf968.jpg)
Устройство для синхронизации памяти
Изобретение относится к вычислительной технике и может быть использовано в блоках синхронизации с адаптацией времени выдачи синхронизирующих сигналов. Целью изобретения является расширение функциональных возможностей за счет обеспечения временного сдвига по шагам. Устройство содержит триггеры 1-3, элементы ИЛИ 4-9, мультиплексоры 10,11, элементы И-НЕ 12-15, счетчики 16,17, дешифра...
1594516![Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем](https://img.patentdb.ru/i/200x200/805d1617ca56928befcea80aea660e4d.jpg)
Запоминающее устройство с самоконтролем
Изобретение относится к вычислительной технике и может быть использовано для повышения контролепригодности оперативных запоминающих устройств. Цель изобретения - повышение достоверности контроля. Запоминающее устройство с самоконтролем содержит регистр адреса, накопители информационных и контрольных разрядов, регистр числа, регистр состояний, первую, вторую, третью, четвертую и пя...
1608754![Устройство для синхронизации памяти Устройство для синхронизации памяти](https://img.patentdb.ru/i/200x200/370a0e4228bf0a020d3c4d053fe6be26.jpg)
Устройство для синхронизации памяти
Изобретение относится к вычислительной технике и может быть использовано в блоках синхронизации с адаптацией времени выдачи синхронизирующих сигналов Цель изобретения - повышение надежности за счет сокращения времени коррекции временной диаграммы. Поставленная цель достигается тем, что в устройство введены дешифратор, элемент И, три элемента НЕ, элемент И-НЕ. Устройство позволяет...
1682993![Устройство для управления регенерацией в полупроводниковой динамической памяти Устройство для управления регенерацией в полупроводниковой динамической памяти](https://img.patentdb.ru/i/200x200/154b77b297c5bf48d554186fcfe25e8a.jpg)
Устройство для управления регенерацией в полупроводниковой динамической памяти
Изобретение относится к вычислительной технике и может быть использовано для восстановления информации в динамических БИС ОЗУ. имеющих внутренний счетчик регенерируемых строк. Цель изобретениярасширение функциональных возможностей устройства. Устройство для управления регенерацией в полупроводниковой динамической памяти содержит первый и второй триггеры, генератор импульсов, с пе...
1807521